找回密码
 注册
关于网站域名变更的通知
查看: 12596|回复: 19
打印 上一主题 下一主题

[仿真讨论] 射频信号正下方的地为什么要挖空?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-12-9 16:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
请教一下,射频信号正下方的地为什么要挖空?  |) l$ t2 V% L" q7 ^! w: g9 S  U
5 ]( @4 i' x* }+ A0 }

该用户从未签到

推荐
发表于 2012-3-3 11:31 | 只看该作者
本帖最后由 DAA008 于 2012-3-3 11:32 编辑
* p* N8 g9 T2 @6 W1 @' {9 t/ R9 d  V: ~8 q0 y" y& c) L+ l) F: U3 M/ y
differential線底下挖空會繼續reference到再下一層的參考面,所以依然有回流路徑。- H, p* i3 n" K1 Q4 Z8 s' Q2 l
電磁場更多比例綁在PN線之間,對地電容減小誠如Gionee所述。
3 B5 n5 ]) N# g+ _並且因為遠離地層,必須增加線寬及減少PN之間的距離才能達到阻抗要求,$ }0 h7 ^* J0 y. I
這對高速訊號來講更加減小了loss,缺點是layout面積需要更大。
" J8 W+ b, c' y, G/ e# B6 J* e# G  |
, @4 t5 }! g- M  O. o0 g+ _$ ]' Yhao2012所說的pad底下挖空是為了阻抗控制,不同目的。# V' U( a+ w9 e7 z
主要是pad本身面積比較大會讓阻抗變小(對地電容變大),* S6 D# t0 O0 M3 A* Y- q4 }3 d
原本線的阻抗50可是pad可能是也許40,所以你把pad底下參考挖掉會讓阻抗又回到50,
0 l  t6 \5 d; Y" E" }, p$ l+ i" m對整條線來講阻抗就會比較連續。

点评

支持!: 5.0
支持!: 5
  发表于 2016-12-15 11:33

该用户从未签到

2#
 楼主| 发表于 2011-12-9 16:15 | 只看该作者
这样的话回路是不是就是信号线周围的地了?

该用户从未签到

3#
发表于 2011-12-16 13:27 | 只看该作者
一般而言模拟线要加粗这样的话就会使得阻抗发生变化,所以为了对阻抗控制,在模拟线挖空,隔层铺铜的做法。

该用户从未签到

4#
发表于 2011-12-23 19:35 | 只看该作者
正解:3 @! v5 s' X: B7 J$ F
减少寄生电容效应( ^/ }1 o9 \: C6 x. `# v
寄生电容减缓信号的上升沿 对高频信号质量影响大

该用户从未签到

5#
发表于 2011-12-24 22:04 | 只看该作者
RF信号是窄带信号

该用户从未签到

6#
发表于 2011-12-28 11:10 | 只看该作者
4楼是正解!我再解释下,既要减少寄生电容的影响,又必须达到50ohm的阻抗设计,咋办?只能将参考层设置的远一些,也就是通常的隔层参考了!

该用户从未签到

7#
发表于 2011-12-28 16:37 | 只看该作者
学习下!!!

该用户从未签到

8#
 楼主| 发表于 2011-12-31 16:15 | 只看该作者
多谢4楼的解释,还有一点不明白
$ ^1 L2 i: u8 O+ w- u6 T& I我看的是英飞凌的设计,他们的信号线到共面地 也就4mil,要是以隔层的地做参考的话就是信号到地平面最少也要6mil以上吧,
; F  S& w- `# V6 t一般信号都会选择离信号最近的地做参考平面,所以信号会流路径应该是共面的地吧。
: d- D# ]9 Y6 A- K: c1 `) `; M0 c! C

该用户从未签到

9#
发表于 2012-2-6 16:37 | 只看该作者
这点我也很困惑,期待高手的分析。先顶一下。

该用户从未签到

10#
发表于 2012-2-6 17:05 | 只看该作者
高速信号是有一些会在同层回流,但微乎其微,主要还是走线正下方的完整参考平面!隔层参考就对了!你可以自己仿真看看!

该用户从未签到

11#
发表于 2012-3-2 21:40 | 只看该作者
是将走线下方的地挖空吗?我只遇到过将 PAD  下面的参考面挖空的,这个减少电容我觉得合理,线下不会挖空吧

该用户从未签到

13#
发表于 2012-3-4 14:06 | 只看该作者
主要是为了增大anti-pad的距离,但是在挖空的时候不能仅仅以pad为边界来切割,而是应该以component为单位来考量寄生参数,挖不好会弄巧成拙的。

该用户从未签到

14#
发表于 2012-3-17 10:33 | 只看该作者
和射频信号传输线也有关系吧,我记得射频信号传输线有75欧的。
- l: V4 U& l) p$ j: g1 c至于差分走线的参考地挖空应该是阻抗匹配的要求吧,一般差分走线并没有焊盘宽,
8 Y# W; Y/ b0 H& S) N7 g- I( Y! W4 U那么当差分走线进入焊盘,就相当于走线突然变宽,从而影响了特征阻抗(阻抗变小),
1 ^* W' L% \2 E  }6 U) S为了匹配就只能挖空参考地了。我记得Altera官网上专门有1篇文章对这个进行论述的。

该用户从未签到

15#
发表于 2012-8-8 09:29 | 只看该作者
huzhongmoshui 发表于 2012-3-4 14:06 ( P+ f  t$ y0 Q4 d% B' t0 d- |* x
主要是为了增大anti-pad的距离,但是在挖空的时候不能仅仅以pad为边界来切割,而是应该以component为单位来 ...

) d* h5 l" E- j6 b+ j这个能不能详细解释下呢?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-27 20:00 , Processed in 0.140625 second(s), 29 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表