找回密码
 注册
关于网站域名变更的通知
查看: 373|回复: 2
打印 上一主题 下一主题

fpga 为什么能多次烧录?

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-6-6 09:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA 为什么能多次烧录? 为什么能断电保存? 原本能断电保存的fpga为什么会不能保存了呢? ; r4 i7 e- W+ ^, ]! Q- y' y

    该用户从未签到

    2#
    发表于 2022-6-6 10:23 | 只看该作者
    FPGA的中译名是现场可编程门阵列,这些阵列的通断开关是由SRAM来控制的。你下载下去的文件实际上是写在了这个SRAM里面。SRAM每一bit控制阵列中的一个开关。既然是基于SRAM当然可以多次烧录了。% }+ l% b0 {- D3 c1 P9 I* |$ c4 E
    一般的FPGA掉电是不能保存的。因为SRAM里的信息是靠半导体间的电容来记录的。一掉电信息就没了。而能保存的FPGA目前是由于其内部有FLASH存储器如XILINX的SPARTAN3AN系列LATTICE的MACH XO系列。或者是由于采用了外部EEPROM或者FLASH的配置模式,把烧结文件放到了非易失的外部FLASH或者EEPROM中了。上电之后从FLASH或者EEPROM中把烧结文件读取到FPGA内的SRAM里去,这样看起来似乎掉电就能保存了。现在最新的技术中间有铁电RAM或者磁记录RAM,也可以掉线保存信息。
    ; q& y6 f$ U7 [: O# z4 H+ ]& P当然如果您的设计中如果有大型的电容或者电脑存储器件,说不定能维持保存个几秒哈。
    7 K) _/ U3 c2 J3 c3 |% v! l而CPLD则是不一样,它们有的是用EEPROM工艺有的是用FLOTOX工艺的,在掉电之后也能保存住信息。- L- _5 H0 s! R" I$ [

    . @3 W7 J) Z+ w0 o' R  A
  • TA的每日心情
    慵懒
    2022-1-21 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-6-6 10:35 | 只看该作者
    这与FPGA本身的物理结构有关系,FPGA是基于SRAM的,理论上它是可以无限制配置的。
    ! J3 ~- n- q0 @. v! q至于你说的断电能保存是因为你把程序写到了它的配置芯片EPCSXX中了,FPGA芯片上电后,会从它的配置芯片中自动加载你的程序代码。
    3 o4 q7 g" J( m0 J配置芯片一般是EEPROM,它的擦写次数是有限的,当配置芯片的擦写次数超过它所能承受的次数时,就无法再进行烧写了!( `0 g" Q& P! O& F
    不过配置芯片的擦写次数至少都在10万多次呢!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-7 03:44 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表