找回密码
 注册
关于网站域名变更的通知
查看: 134|回复: 2
打印 上一主题 下一主题

SystemVerilog语言详细介绍

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-6-2 10:57 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
SystemVerilog是一种硬件描述和验证语言(HDVL),它基于IEEE1364-2001 Verilog硬件描述语言(HDL),并对其进行了扩展,包括扩充了C语言数据类型、结构、压缩和非压缩数组、 接口、断言等等,这些都使得SystemVerilog在一个更高的抽象层次上提高了设计建模的能力。SystemVerilog由Accellera开发,它主要定位在芯片的实现和验证流程上,并为系统级的设计流程提供了强大的连接能力。  E: p! k0 V. z# w1 i1 {2 H

4 H! x: t5 Y! H  E3 O! N1. 接口(InteRFace)" N6 {) W/ S+ E! s
Verilog模块之间的连接是通过模块端口进行的。为了给组成设计的各个模块定义端口,我们必须对期望的硬件设计有一个详细的认识。不幸的是,在设计的早期,我们很难把握设计的细节。而且,一旦模块的端口定义完成后,我们也很难改变端口的配置。另外,一个设计中的许多模块往往具有相同的端口定义,在Verilog中,我们必须在每个模块中进行相同的定义,这为我们增加了无谓的工作量。
, y$ ]2 t$ w. j1 uSystemVerilog提供了一个新的、高层抽象的模块连接,这个连接被称为接口(Interface)。接口在关键字interface和endinterface之间定义,它独立于模块。接口在模块中就像一个单一的端口一样使用。在最简单的形式下,一个接口可以认为是一组线网。例如,可以将PCI总线的所有信号绑定在一起组成一个接口。通过使用接口,我们在进行一个设计的时候可以不需要首先建立各个模块间的互连。随着设计的深入,各个设计细节也会变得越来越清晰,而接口内的信号也会很容易地表示出来。当接口发生变化时,这些变化也会在使用该接口的所有模块中反映出来,而无需更改每一个模块。下面是一个接口的使用实例:
' L) O8 q6 `: m" a; t8 y. n; ~interface chip_bus;// 定义接口$ ~4 s, R$ S" w; ^
wireread_request, read_grant;2 w$ j6 _6 F9 J6 i
wire [7:0]address, data;
6 n: h2 K& O9 q- Y8 V, Bendinterface: chip_bus
8 l1 b: I& }! T# K9 ?2 Lmodule RAM(chip_bus io, // 使用接口# ~+ P1 l1 }  @0 I  k
inputclk);
: u: _6 B3 c7 \( S//可以使用io.read_request引用接口中的一个信号
( d2 B0 U  ^1 p: I$ {endmodule9 d- S9 N, N8 Z; P/ H
module CPU(chip_busio, input clk);
) A! ^! f6 P( ~3 m......% n' o% b+ b3 E/ I2 K) C
实际上,SystemVerilog的接口不仅仅可以表示信号的绑定和互连。由于SystemVerilog的接口中可以包含参数、常量、变量、结构、函数、任务、initial块、always块以及连续赋值语句,所以SystemVerilog的接口还可以包含内建的协议检查以及被使用该接口的模块所共用的功能。) B" T2 r) H; J: \" N

+ u+ c* F  o( U+ V6 @1 l2. 全局声明和语句/ V. |9 n  G% k( t
在Verilog中,除了一个模块可以作为模块实例引用其他模块外,并不存在一个全局空间。另外,Verilog允许任意数目的顶层模块,因此会产生毫无关联的层次树。
. T% u" b  l) v$ [! A  A8 xSystemVeriog增加了一个被称为$root的隐含的顶级层次。任何在模块边界之外的声明和语句都存在于$root空间中。所有的模块,无论它处于哪一个设计层次,都可以引用$root中声明的名字。这样,如果某些变量、函数或其它信息被设计中的所有模块共享,那么我们就可以将它们作为全局声明和语句。全局声明和语句的一个使用实例如下:
# @! N3 S1 W( b$ C$ rreg error_flag; // 全局变量
5 e5 f( E8 g5 U2 g8 V" }function compare(...); // 全局函数0 B. i: V  f/ A# ^5 J
always@(error_flag) // 全局语句
  }% M2 u" `  k5 v...
# I  S; i; F& c8 N& vmodule test;% R7 u: k* a+ n/ a: N7 i
chip1 u1(...)( H+ T, z) r$ C# O2 @( q4 H& M" d
endmodule% |$ a+ w% t) V4 a: k9 Q" [6 u6 L' N
module chip1(...);& K0 z  s, E0 \; C3 W
FSM u2(...);
2 S6 b  ^( k/ qalways@(data)
' Q( b5 L0 }: ?8 f! p& Ierror_flag= compare(data, expected);9 J* T% |/ N5 }. ?$ E6 S
endmodule
' Q9 [: u1 o  m/ A/ f* t; y# xmodule FSM(...);
2 c7 U' B; _3 X+ O...
! i% `$ i, g4 W' W0 p3 L/ u! Z7 dalways @(state)
% Z, z- l( e5 H8 X  Eerror_flag= compare(state, expected);
5 z  g5 t* y! F2 ^: _* a. L: V, iendmodule
2 V# F3 J8 W1 ^3 {' \3 n# G0 [& k/ t, [# }3 ~
3. 时间单位和精度' R* M1 a, Q) V5 f# X; d( J" K
在Verilog中,表示时间的值使用一个数来表示,而不带有任何时间单位。例如:# Q  j" P; F) m9 ^% }" i& C
forever #5clock= ~clock;4 C" A7 n& x# ~- u% y
从这一句中我们无法判断5代表的是5ns? 5ps? 还是其他。Verilog的时间单位和精度是作为每一个模块的属性,并使用编译器指令`timescale来设置。使用这种方法具有固有的缺陷,因为编译器指令的执行依赖于源代码的编译顺序,编译器总是将它遇到的最后一个`timescale设置的时间单位和精度作为之后的标准。那么,假如有些模块之前没有使用`timescale设置时间单位和精度,这就有可能出现同一个源代码的不同仿真会出现不同结果的情况。
8 y7 Z- S9 X# V' b* O3 b7 z

该用户从未签到

2#
发表于 2022-6-2 13:21 | 只看该作者
\(^o^)/~\(^o^)/~

该用户从未签到

3#
发表于 2022-6-2 16:19 | 只看该作者
学习学习,||ヽ(* ̄▽ ̄*)ノミ|Ю
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-5 13:07 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表