找回密码
 注册
关于网站域名变更的通知
查看: 148|回复: 2
打印 上一主题 下一主题

EDA中FPGA与CPLD的优缺点对比?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-6-1 15:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
EDA中FPGAcpld的优缺点对比?  |! t  g& S/ |2 k" q  B3 H! r; p

该用户从未签到

2#
发表于 2022-6-1 15:50 | 只看该作者
1)、CPLD更适合完成各种算法和组合逻辑,FP GA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。
1 M& E# U7 C; Z7 A2)、CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。  f" U9 g4 S# Y7 H& b: {8 G$ {* y4 v. S
3)、在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FP GA可在逻辑门下编程,而CPLD是在逻辑块下编程。
. ]4 i) u& x% w8 K6 b4)、FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。. \/ O! T7 Z  c* e# j
5)、CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。
+ a/ y! N6 \' T- M+ |6)、CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。
9 g/ j- o7 P) S/ O8 o! X$ m7)、在编程方式上,CPLD主要是基于EEPROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。
* u0 M# O# p& U! A. x4 e% G' U/ R  d8)、CPLD保密性好,FPGA保密性差。
6 l/ S# u; _2 a9)、一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。- {7 J# _7 o5 c5 G1 ^: l: M0 `

该用户从未签到

3#
发表于 2022-6-1 16:09 | 只看该作者
其实就我个人理解,你不能用优缺点来比较FPGA与CPLD,因为他们俩本来用的地方可能就有些不一样,FPGA一般用于比较大型的设计,CPLD资源较少相对于FPGA而言,还有一点就是CPLD的逻辑资源较多主用于逻辑的设计,FPGA则寄存器较多,还有一点就是FPGA是不带FLASH的,而CPLD是带的,烧写方式和单片机差不多,这两者的差别主要的也就是这三点了。还有些说保密性差别什么的,其实那只是相对而言的。3 u  I/ _; h: N8 q: U
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-5 13:04 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表