|
|
1)、CPLD更适合完成各种算法和组合逻辑,FP GA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。
1 M& E# U7 C; Z7 A2)、CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。 f" U9 g4 S# Y7 H& b: {8 G$ {* y4 v. S
3)、在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FP GA可在逻辑门下编程,而CPLD是在逻辑块下编程。
. ]4 i) u& x% w8 K6 b4)、FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。. \/ O! T7 Z c* e# j
5)、CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。
+ a/ y! N6 \' T- M+ |6)、CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。
9 g/ j- o7 P) S/ O8 o! X$ m7)、在编程方式上,CPLD主要是基于EEPROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。
* u0 M# O# p& U! A. x4 e% G' U/ R d8)、CPLD保密性好,FPGA保密性差。
6 l/ S# u; _2 a9)、一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。- {7 J# _7 o5 c5 G1 ^: l: M0 `
|
|