找回密码
 注册
关于网站域名变更的通知
查看: 2648|回复: 11
打印 上一主题 下一主题

[仿真讨论] 关于时钟信号输入端的下拉22pf电容是怎么得来的

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-9-8 17:22 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
上网查了下资料,说这个电容主要的作用是使上升时间变缓,减少信号中的高频分量,使EMC性能得到改善。
* j/ M* o/ d. c0 N/ w, g( T% Q那对应不同的器件,应该会对这个输入时钟信号的高低电平保持时间有个具体要求,那么这个电容的容量对于不同器件就应该是不同的吧??
0 y0 h: v1 {# T1 i# \那应该怎么去计算这个容量值呢??
" C9 J+ k, s0 V" u( m看了下滤波相关的资料,滤波的频率和电容的容值和封装有关,主要是C和ESL参数,然后网上还看到个经验是这样的:一般ESL
, X# f  K' |5 w1inch = 15 nH 因此对于0603的封装,ESL差不多就是0.9nH。。是不是这样的呢?
+ L- r+ a0 \- @$ v  n: b比如我要的是133MHz的时钟信号输入到SDRAM,clk high plush width 和clk low plush width都是2.5ns。那么对于这个情况,我的下拉电容参数该如何确定呢??由于靠近CPU,是不是最好选择NPO的贴片陶瓷电容??
: F* }" _8 E, A! w9 a' Z望高手帮忙解答啊!!

该用户从未签到

2#
 楼主| 发表于 2011-9-9 10:39 | 只看该作者
求高手回复解释,或者指点啊!!
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    3#
    发表于 2011-9-9 11:47 | 只看该作者
    学仿真吧

    该用户从未签到

    4#
     楼主| 发表于 2011-9-9 12:24 | 只看该作者
    willyeing 发表于 2011-9-9 11:47
      E# R4 ~* h4 S2 z$ |学仿真吧

    0 |0 U4 f+ o$ d是啊。。' ?8 v0 N- |2 y  A
    可是仿真也得把这个原理搞懂啊。。

    该用户从未签到

    5#
    发表于 2011-9-9 17:15 | 只看该作者
    我只知道需要在时钟线上增加匹配电阻防止反射,猜想增加下拉电容是为了滤除高频谐波分量?还是为了减缓上升沿?关于电容谐振频率可由公式得出:f=1/[2*pi*(L*C)1/2],后面的1/2是指开方根。个人感觉如果用到这个电容22pf应该是个经验值,好比AC CAP一般用100nf一样

    该用户从未签到

    6#
    发表于 2011-9-9 20:36 | 只看该作者
    133MHz的时钟信号输入到SDRAM,clk high plush width 和clk low plush width都是2.5ns。那么对于这个情况,我的下拉电容参数该如何确定呢??由于靠近CPU,是不是最好选择NPO的贴片陶瓷电容??9 B- A5 `# D. I/ v! F7 G

    ! |7 p7 Z( i* f7 A2 @  C) ?=:: 1. NPO 不錯,其他材質應該也可以。1 y$ F# M3 r8 b* S$ ?/ B  j
          2. 多大電容取決於你要濾掉多少高頻成分,以你的情況,應該還可以不計較 ESL,就單看RC的效應,
    , E( i7 Q$ h: u5 C3 D          是一個低通濾波器,其截止頻率為 1/ (2*Pi*R*C) , R 不大,主要就由 C決定。

    该用户从未签到

    7#
     楼主| 发表于 2011-9-9 23:19 | 只看该作者
    rubbishman 发表于 2011-9-9 17:15
    $ V! f! T3 s# D7 D5 v0 ]# W0 P* S我只知道需要在时钟线上增加匹配电阻防止反射,猜想增加下拉电容是为了滤除高频谐波分量?还是为了减缓上升 ...
    2 D# T/ o# Z& U, Z' f1 T' j( J' N
    谢谢你的回答哈0 V1 o, j, b1 X
    应该两个都有,还有是终端匹配的缘故,我用最恶劣的情况仿真了下,正好可以不过冲,如果去掉了就会产生过冲。

    该用户从未签到

    8#
     楼主| 发表于 2011-9-9 23:29 | 只看该作者
    honejing 发表于 2011-9-9 20:36 7 n2 B. \7 \8 D" y$ f$ V$ U4 F4 Z
    133MHz的时钟信号输入到SDRAM,clk high plush width 和clk low plush width都是2.5ns。那么对于这个情况, ...
    + q6 w1 `7 j. {! Y/ B7 Z
    谢谢你的指点哈7 D, w1 m3 p( S
    这个多少的高频成分可以怎么来判断呢??或者我可以考虑下拉电容通过的频率比我需要的时钟频率高一点的截止频率,那样就可以保证,比我的时钟频率高的信号都通过这个下拉电容滤除掉了?

    该用户从未签到

    9#
    发表于 2011-9-10 08:31 | 只看该作者
    " 比我的时钟频率高的信号都通过这个下拉电容滤除掉了?"! X" k3 Y9 d0 \7 @
    1 G+ L; y+ D- H) b8 ~( Q
    這樣可不行,這樣會造成信號的升沿斜率變小,以 SDRAM  clock 而言,容易造成過大的 Jitter。

    该用户从未签到

    10#
     楼主| 发表于 2011-9-10 11:45 | 只看该作者
    honejing 发表于 2011-9-10 08:31 ( ]. E/ y" A9 i  W5 N
    " 比我的时钟频率高的信号都通过这个下拉电容滤除掉了?"
    1 C& G6 E3 N$ Q/ m+ H8 \  z
    ) ]# A8 `: Y% p  j這樣可不行,這樣會造成信號的升沿斜率變小,以 ...

    3 i. j* \, \) [7 Z& y& s也对,还真忘了这点,那我们应该如何去考虑这个滤波的范围呢,既能把高频的噪声信号去又能保持信号的上升沿斜率降的不是太低?还有对于这个高频的噪声,我们该如何判定它是多大频率,或者超过多大频率我们就该把它滤除呢??

    该用户从未签到

    11#
    发表于 2011-9-10 12:42 | 只看该作者
    先学一下原理吧

    该用户从未签到

    12#
     楼主| 发表于 2011-9-10 13:03 | 只看该作者
    lcywzg2008 发表于 2011-9-10 12:42 - R5 T( u2 K# J& j# |$ R: {
    先学一下原理吧
    9 {0 w# q' z' k: e
    是感觉有些欠缺,那么有没好些的教材可以推荐下吗?
    0 s+ E' e5 Q5 k" B: x0 ~8 q: P: Q这应该是关于高频和滤波的是吧?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 02:26 , Processed in 0.109375 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表