找回密码
 注册
关于网站域名变更的通知
查看: 222|回复: 3
打印 上一主题 下一主题

fpga实现tdc,怎么实现啊

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-3-1 09:52 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
FPGA实现tdc,怎么实现啊?
, R7 D2 J/ s0 [% a6 }" Y" j8 `

该用户从未签到

2#
发表于 2022-3-1 11:16 | 只看该作者
搭建一个时序电路模块,模块用状态机完成相应初始化,写数据等操作。实现lcd,或者数码管的显示。
5 _: j1 h4 ~$ l) n) m: w" k

该用户从未签到

3#
发表于 2022-3-1 13:39 | 只看该作者
利用IP核在fpga内部搭建一个单片机(软核),直接烧写单片机里面的c程序即可,有的fpga里面有硬核的也可以直接写c程序实现显示。1 n3 M$ R% j" U$ q

该用户从未签到

4#
发表于 2022-3-1 14:05 | 只看该作者
1.首先在FPGA里面实现TDC有两个基本的工作,即选择合适的FPGA和选取合适的算法。3 A6 P. ~+ H$ z3 V7 W
就FPGA来讲,我经验也不丰富,只是知道Xilinx公司的Vertex系列FPGA能够满足做高精度TDC的要求。其中专用进位链的单元延时在40ps左右,可用作延时单元。
8 K; f& x/ v0 p9 U2 W2.TDC的算法的话,最简单的就是延迟线内插法,就是以单元延时作为时间的最小度量单位的方法。
( R* L! s! S1 D0 \6 `& c3.选取了这两个方面之后,就可以通过HDL(硬件描述语言,如VerilogHDL或者VHDL)来描述实现简单的TDC模块了。
5 }; p' I  z' n3 f9 Y* n7 e$ R4.具体的细节问题可能比较多一些,但是大概思路就是这样。
3 Q. E6 D# J; l) B! O
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-6 05:04 , Processed in 0.140625 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表