|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
①cpld更适合完成各种算法和组合逻辑,FPGA更适合于完成时序逻辑。换句话说,FPGA更适合于触发器丰富的结构,而CPLD更适合于触发器有限而乘积项丰富的结构。
+ n/ G" I( g% @, d" v6 Z1 B7 ~# ~: D②CPLD的连续式布线结构决定了它的时序延迟是均匀的和可预测的,而FPGA的分段式布线结构决定了其延迟的不可预测性。
* ^1 h7 C+ `" }7 y& ]% \* e% F③在编程上FPGA比CPLD具有更大的灵活性。CPLD通过修改具有固定内连电路的逻辑功能来编程,FPGA主要通过改变内部连线的布线来编程;FPGA可在逻辑门下编程,而CPLD是在逻辑块下编程。0 E0 m1 q( a* g8 k, @6 f! n! M
④FPGA的集成度比CPLD高,具有更复杂的布线结构和逻辑实现。
+ t6 z# y2 u/ ]0 D⑤CPLD比FPGA使用起来更方便。CPLD的编程采用E2PROM或FASTFLASH技术,无需外部存储器芯片,使用简单。而FPGA的编程信息需存放在外部存储器上,使用方法复杂。
% j, o; T4 c3 e( ?/ j⑥CPLD的速度比FPGA快,并且具有较大的时间可预测性。这是由于FPGA是门级编程,并且CLB之间采用分布式互联,而CPLD是逻辑块级编程,并且其逻辑块之间的互联是集总式的。9 W( }3 H" z) z) ~6 K% t
⑦在编程方式上,CPLD主要是基于E2PROM或FLASH存储器编程,编程次数可达1万次,优点是系统断电时编程信息也不丢失。CPLD又可分为在编 程器上编程和在系统编程两类。FPGA大部分是基于SRAM编程,编程信息在系统断电时丢失,每次上电时,需从器件外部将编程数据重新写入SRAM中。其 优点是可以编程任意次,可在工作中快速编程,从而实现板级和系统级的动态配置。
9 ]* B; L; M {2 p⑧CPLD保密性好,FPGA保密性差。
+ g& ~5 L }) H, {⑨一般情况下,CPLD的功耗要比FPGA大,且集成度越高越明显。0 b5 K* k9 m: H4 T8 E5 D; K0 k
|
|