找回密码
 注册
关于网站域名变更的通知
查看: 2705|回复: 7
打印 上一主题 下一主题

[仿真讨论] 为什么CPCI信号阻抗要控制在65欧?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-8-27 15:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
PCI的信号线要求是50欧吧,为什么CPCI板卡和背板信号线阻抗需要控制在65欧?9 s( m3 s  I& x1 A& D( e& I
& e+ @3 e# j' H+ D$ q9 B
CPCI连接器的阻抗是55欧吧,加上板卡上的10欧匹配电阻配成65欧。
( Y% l& y, M( F: u+ w' x3 p+ v. Q0 a% e/ ~
如果信号线都做55欧,不要匹配电阻,是什么效果?: e+ ^6 G# ?: Y) K1 P  i% D# f
6 j& p" j% I9 }- t; }) I1 A
另外为什么CLK和REQ、GNT信号上不加匹配电阻?

该用户从未签到

2#
发表于 2011-11-4 10:32 | 只看该作者
期待解答中......

该用户从未签到

3#
发表于 2011-11-4 17:51 | 只看该作者
这个问题好像听某个牛人说过~~大概意思是说控制传输线的特性阻抗为50欧姆,或者75欧姆,就像你提到的65欧姆没有特别的原因。只要是在50欧姆~100欧姆之内任意值都可以。
5 |) `9 [. `& n' R3 i8 b4 h3 h3 |1 X% t0 ?- I, @, I7 Y' O" K
至于他们制定为65欧姆主要是方面他们自己的芯片制造方面(工艺等)的原因~~

该用户从未签到

4#
发表于 2011-11-22 22:43 | 只看该作者
和芯片的输出阻抗有关!阻抗太低且重负载或则拓扑太烂时,PCI信号的入射波和一次反射波的叠加波形无法满足时序要求!

该用户从未签到

5#
发表于 2011-11-22 22:46 | 只看该作者
PCI规范要求的就是65ohm的阻抗,另外匹配电阻一般不用加,正常的PCI芯片可以承受7V的过冲,除非你用的是FPGA。

该用户从未签到

6#
发表于 2011-11-22 22:50 | 只看该作者
10ohm的电阻可以看做是匹配,但更大的作用是通过这个衰减电阻来降低总线的Q值,因为菊花链的信号一般都容易振荡。

该用户从未签到

7#
发表于 2014-3-15 15:52 | 只看该作者
楼主有没有背板的原理图参考下?

该用户从未签到

8#
发表于 2014-3-22 10:13 | 只看该作者
跟芯片的驱动能力有关,合适的才是最好的。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-27 02:57 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表