找回密码
 注册
关于网站域名变更的通知
查看: 269|回复: 4
打印 上一主题 下一主题

集成运放器的底子特性

[复制链接]
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-1-26 13:37 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    图YF是集成运放的符号图,1、2端是信号输入端,5是输出端,3、4是作业电压端,在实习中还有调零端,频率抵偿端和偏置端等辅佐端。在输入端中标有“ ”号的是同相端,标有“—”号的是反相端,当信号从同相端输入时,输出信号和输入信号同相,反之则反。集成运放器的输入电路均都是选用差分拓宽器。它的输入信号电压和输出信号电压的联络是V0=K(V2-V1),式中K是运放器的拓宽倍数,K是十分大的,可达几十万倍,这是运拓宽器和差分拓宽器的差异,并且集成运放器的两个输入端对地输入阻抗十分高,通常达几百千欧到几兆欧,因此在实习运用中,常常把集成运放器当作是一个所谓“志向运算拓宽器”,其有两个底子特性:3 p6 c( s, I5 V! `1 k; N1 v7 Y
    1、输入租抗为∞;2、增益为∞。依据这两个条件能够作出以下推论:' U4 q! b# z8 R! ?
    1、输入电流I1、I2都为0,这是由于其输入阻抗为∞的要素;
    $ I8 D3 g7 K: K4 Z" f* B  p* G' F) D2、由于K=∞又依据输入和输出端的联络V2-V1=V0/K,所以以为运放器的两个输入端的电位差为零。  ?" J3 r( q4 {8 h1 r  h5 Y! E/ W  T
    5 f. Q! d& S2 W3 L. f# F$ O
    ) l. J1 g5 c# V: _" P! U- c
  • TA的每日心情
    开心
    2022-1-21 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-1-26 14:28 | 只看该作者
    运算放大器是具有很高放大倍数的电路单元。
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-1-26 14:55 | 只看该作者
    运放在硬件设计中用的很多
  • TA的每日心情
    开心
    2022-1-29 15:03
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
    发表于 2022-1-28 18:47 | 只看该作者
    运放好好看,经常用到

    该用户从未签到

    5#
    发表于 2022-1-28 18:57 | 只看该作者
    有一次画的板子全是运放
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-20 01:13 , Processed in 0.078125 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表