找回密码
 注册
关于网站域名变更的通知
查看: 302|回复: 3
打印 上一主题 下一主题

fpga输出电平

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-12-1 10:01 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我想选择一款xilinx FPGA。支持输出高电平1.8V低电平0V。不知道是否存在这种型号的fpga,大部分fpga输出的是0~3.3V的吧。而且即使配置成了0~1.8V标准,也只是能识别0~1.8V电压而已,并不能输出1.8V的电平。3 |( y. H1 O, M! x

该用户从未签到

2#
发表于 2021-12-1 10:47 | 只看该作者
FPGA的端口输出电平大都为0~3.3V的,升压复杂降压容易,在需要输出0~1.8V的输出端口上,设计上两个分压电阻就行了:220Ω+270Ω=490Ω,3.3V*270/490≈1.82V。0 T( }& }. l" B  a: [; J
  • TA的每日心情
    开心
    2023-6-2 15:15
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2021-12-1 11:07 | 只看该作者
    fpga的io输出电平是可变的,通常3.3v是上限,在分配pin assignment的时候有关于io电压标准的配置选项。
    7 a) Y* Z8 y3 I+ w* M# F' ^种类繁多,不同系列支持的种类也不同,具体请翻器件手册或者开发工具的pin约束软件。

    ' L5 j+ l  K, p, ~1 i" ~; ~' B

    该用户从未签到

    4#
    发表于 2021-12-1 11:26 | 只看该作者
    再看看其他人怎么说的+ E# @' z; m- d' L
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-8 17:06 , Processed in 0.140625 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表