找回密码
 注册
关于网站域名变更的通知
查看: 294|回复: 3
打印 上一主题 下一主题

FPGA面积优化

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-11 09:48 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
1.对于速度要求不是很高的情况下,我们可以把流水线设计成迭代的形式,从而重复利用FPGA功能相同的资源。
( Q7 [1 B7 E" r% R2 h2 v
- b: u7 n0 q; n) F0 u. `1 g; k" Q' I2.对于控制逻辑小于共享逻辑时,控制逻辑资源可以用来复用,例如FIR滤波器的实现过程中,乘法器是一个共享的资源,我们可以通过控制资源实现状态机,从而复用乘法器,当然这样也牺牲了面积。; o; z! [# C6 |4 |

" M" R7 e# m1 ]/ o( Q  U! ~  k3.对于具有类似计数单元的模块,可以采用全局的计数器,以减小面积。例如模块A需要256的循环计数,模块B需要1000的循环计数,那么我们就可以设计一个全局计数器,计数器位数为10,前八位供模块A使用,整个计数器供B使用。合理的利用pll进行分频,可以实现更灵活的全局计数器设计。5 ~8 b5 Q; W; Z3 K) N: V
& D( X/ v* {! G/ K% V
4.对于FPGA的内部逻辑资源不一定全部支持复位(同步复位,异步复位),置位等。不当的复位置位会增加资源开销。例如DSP, RAM只支持同步复位。对于移位寄存器不支持复位,乘法器不支持置位。( P0 V9 r) d1 g5 M4 Q

( P8 T+ j3 v0 v& T  n! K5.利用置位复位可以实现一些组合逻辑的优化;例如对于A|B我们可以将A直接与触发器的输入端相连,而B与触发器的置位段相连,这样就节省了一个或门。  ^! l% O& `: `9 m! p9 T5 A3 w
0 l" c1 j7 S5 N
6.对于面积要求比较紧的电路应尽量避免复位和置位。
% {" F9 j/ k$ K$ |

该用户从未签到

2#
发表于 2021-10-11 11:27 | 只看该作者
对于速度要求不是很高的情况下,我们可以把流水线设计成迭代的形式,从而重复利用FPGA功能相同的资源
9 w/ G" F, u2 R' j% n8 y! v# F+ h

该用户从未签到

3#
发表于 2021-10-11 13:33 | 只看该作者
对于面积要求比较紧的电路应尽量避免复位和置位
$ p0 L3 r, g5 x7 i% [+ a2 w

该用户从未签到

4#
发表于 2021-10-11 15:06 | 只看该作者
对于FPGA的内部逻辑资源不一定全部支持复位(同步复位,异步复位),置位等: S! q- C4 S6 }  N) b
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-8 19:50 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表