找回密码
 注册
关于网站域名变更的通知
查看: 1630|回复: 2
打印 上一主题 下一主题

问一个在orcad里面制作bga元件的问题

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2011-7-9 10:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    问一个在orcad里面制作bga元件的问题8 |! Q# r9 {/ j; T, E
    - J, \; k1 L2 R- T/ D+ s+ B( J
    BGA的管脚是按A,B,C,D,...,AE,AF这样定义的
    5 \, v4 q, n( u* U' h我在excel按照管脚从1到416的次序排列好这些管脚! C, J. C+ ^' m2 z( D  ]- L0 ]. ]8 W
    复制到orcad里面的电子表内
    0 v2 |3 B8 a: d+ `然后先保存,再分割元件为多个模块A,B,C,D,E
    / u) N  q# f5 D! S5 |7 [* T$ g. y但是发现这个元件导入原理图中后同步pcb发现管脚跟pcb封装对应不上,乱了
    / h- i3 c$ w7 n, l$ A1 H重新点开orcad里面的电子表,发现电子表里面排序不是按之前的复制过去的顺序了,按A,B,C,D,E与A,B,C,D,...,AE,AF打乱了
    # e- O) ?4 ^* G& L
    9 f/ C% A8 w2 N如果才能实现数字编号与字母编号同时保证不出错呢?用的版本是10.5' ^! T( R- H/ ]
    发现是个比较棘手的问题,那位制作过的朋友给讲下注意事项?
    5 c  ~& z0 R: U- D5 ^% l3 c/ _3 `+ r+ B1 s
    0 O' s3 \7 q$ T/ X, P% a% W1 N' w# p, Q
    这样的问题应该如何处理呢?: }8 B' B# O* I5 [: p3 E, O" t3 x
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2011-7-9 22:31 | 只看该作者
    pcb里面的封装按理应该是pin1对应A1,pin2对应A2
    / Z# y- W- C2 D/ Z* _. U$ h6 j: v' d为何在orcad里面制作出来的A1,A2不能对应pin1与pin2(假设A1与A2按功能划分到在不同的元件part里面). a* S% g5 K# Q! u, B
    orcad里面制作bga与对应pcb封装是怎弄的?
    3 O2 J2 L9 }2 q, z如果不能一一对应的话,那给pcb封装会带来无尽的麻烦,因为从原理图来的元件的管脚编号全打乱了
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2011-7-10 14:36 | 只看该作者
    为何ORCAD里面制作的BGA元件不能对应PADS的BGA封装?
    ' P5 h/ m, h1 r& I9 b' w+ x2 A; T: A! M: O. r$ M' s

    / P7 R0 \/ B8 N0 V' Q5 W) a$ C/ R& D/ e7 ^7 p
    在ORCAD里面制作元件库,按BGA的排列次序A、B、C....AF来制作,加起来416个,按功能分割成5个大模块
    8 E3 _& F$ P; F8 E3 {+ N
    : Y0 Z5 e3 [# j+ q, o* ^$ ]4 b! L0 V) o( K% v( m1 G* E' n
    3 s, o7 s  Q. ?: ^1 i" S; e5 l
    PADS里面按照BGA制作向导行列为26X26,中间为8X8焊盘,外侧含4圈焊盘,其余为空,共有416个pin
    1 i" r, y$ H6 x0 ]3 T
    $ }" L  u$ a0 s! }  c9 w/ y+ R) i
    5 D8 C- [3 {' z' q% R# g, C5 l' Z. `6 k) j8 `) C: d$ c
    但orcad原理图导入padslogic中发现A1对应的不是管脚1,而是pin59了;因为原理图按功能模块划分后A1被分配在其他part里面% R# K; ~( y8 a# D6 z6 W7 |
    6 v* c1 f2 E& v  r# n* x5 |# c- v6 z
    4 M4 Z$ ~$ t8 d9 ~4 v; X/ V

    5 d' q% j+ v9 e, r2 ~  W我用的是pads2005
    : p. X4 @& Y% L5 c6 e
    # c; Q- q8 F5 l( u$ r
    - Y$ L4 u% W2 p* d! V, _! i; _* ?- ^
    但是我尝试了2007,9.1也存在这样的问题(我用A1-A14这样的例子做了一下实验,但还是不行,同步的时候提示这样的错误); H/ q2 @: L1 I- G* z( h3 |& Y: e
    8 ]" I" e, c8 q; n

    % M1 f  d8 e1 K& s! f1 q
    - F/ j9 B% m8 ~' ]) W9 O/ ~Design to Library Part Consistency Check; ^7 y4 I) S) _- G$ z
    ----------------------------------------
    " ?4 B* F  S* d( \2 [7 b, }Part Type T has the following pins not found in PCB Decal T:+ q" a# t* l: n6 f" K
    1(A9) 2(A8) 3(A7) 4(A6) 5(A5) 6(A4) 7(A3) 8(A2) 9(A14) 10(A13) 11(A12) 12(A11) 13(A10) 14(A1)
    , h/ Y% Y% ?% @; kNon matching PCB Decal T affects the following parts:
    6 B' g* N7 g1 I. G  s  q U1.
    : p* E, t7 z' \
    - ?; [$ K1 ~  {4 s# Z6 B( r4 ASingle/Zero Pin Net Warnings
    $ ~" b8 @" g/ z! t& y2 z----------------------------) j) i' ?8 m% ?4 _* f$ ]$ r
    No single or zero pin nets.
    1 {* G! [* _6 ^9 j4 A0 I/ K* N
    . W; Q0 G/ B  X% N8 j! l- ASchematic Connectivity Errors
    0 l/ A4 u* L9 w: |3 }, z-----------------------------
    : Q! A% |4 i  M  V" m" Z% YNo connectivity errors or warnings.* C/ ]4 B! X; I2 B! q
    + Z$ h/ x4 U) B5 X6 G. U, n0 d. J
    3 a( y1 x8 Q: n/ z2 H

    7 o, B% T& m& N; f% I  u( F
    7 e( V' r7 F+ Z) i9 ?3 N1 z# ~. t( O& ?& U6 _# V1 c5 I) X" ^7 ^

    7 q% n! ^4 e/ \$ I1 h
    % c' |7 h) A' X
    * I5 P# p  W+ v3 s1 F3 {$ f; F) q. h
    请问高手在制作BGA的时候是怎做的呢?这样的问题是否遇到过?如何解决的?% z: f5 a! a* r$ x# `) B( \

    * q9 k8 ^3 u% C; A) T" pPADS好像支持VB宏,有没有宏可以完成类似的功能处理?将A1分配到pin1+A1的对应管脚上?
    ) j$ O, y6 I: \# U
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-11 13:37 , Processed in 0.109375 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表