找回密码
 注册
关于网站域名变更的通知
查看: 1644|回复: 2
打印 上一主题 下一主题

问一个在orcad里面制作bga元件的问题

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2011-7-9 10:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    问一个在orcad里面制作bga元件的问题2 H* G1 }! Y4 I& ~1 l
    . M. q9 q. I4 V
    BGA的管脚是按A,B,C,D,...,AE,AF这样定义的7 l- y* H4 ^, P, H0 j
    我在excel按照管脚从1到416的次序排列好这些管脚- b/ |% c6 c3 {. `
    复制到orcad里面的电子表内
    8 S! h2 P, f8 b8 F  ], `然后先保存,再分割元件为多个模块A,B,C,D,E9 t7 Q& d7 H: |& V3 U8 D
    但是发现这个元件导入原理图中后同步pcb发现管脚跟pcb封装对应不上,乱了
    + J: S0 x! ^1 G( {, B9 [( u重新点开orcad里面的电子表,发现电子表里面排序不是按之前的复制过去的顺序了,按A,B,C,D,E与A,B,C,D,...,AE,AF打乱了
    9 x, O7 X. M4 U) u+ h# c
    ' G% K( Z0 v& r4 B# ?4 W- i如果才能实现数字编号与字母编号同时保证不出错呢?用的版本是10.5
    0 J, n" N$ e# E1 @7 z6 [; Z发现是个比较棘手的问题,那位制作过的朋友给讲下注意事项?
    8 }! Q" o2 x9 X" r. Z& F  H9 @- z$ ~

    ( R4 ~' v& Q. d7 Y这样的问题应该如何处理呢?6 u9 z. q5 m  a& Y
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
     楼主| 发表于 2011-7-9 22:31 | 只看该作者
    pcb里面的封装按理应该是pin1对应A1,pin2对应A2- E' K$ H% ]& ]; G2 G0 S
    为何在orcad里面制作出来的A1,A2不能对应pin1与pin2(假设A1与A2按功能划分到在不同的元件part里面)+ X2 J4 O/ I* y
    orcad里面制作bga与对应pcb封装是怎弄的?
    2 ~1 O8 p; e2 c如果不能一一对应的话,那给pcb封装会带来无尽的麻烦,因为从原理图来的元件的管脚编号全打乱了
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
     楼主| 发表于 2011-7-10 14:36 | 只看该作者
    为何ORCAD里面制作的BGA元件不能对应PADS的BGA封装?
    : r$ b5 }- y7 g+ A7 B- Q2 z/ s9 i' }9 m# B7 X- T8 h0 ]* G6 T7 D
    0 u2 \+ F4 W; _3 g8 u

    ( ?8 [4 x) O- E" g8 ?0 f在ORCAD里面制作元件库,按BGA的排列次序A、B、C....AF来制作,加起来416个,按功能分割成5个大模块8 P; m5 g/ S" R- ~% r
    ; A" V8 s, N4 P

    9 n' F( `0 C  }9 A+ L8 T: }, S8 D; Y; x* {; B7 I, {" N" w
    PADS里面按照BGA制作向导行列为26X26,中间为8X8焊盘,外侧含4圈焊盘,其余为空,共有416个pin
    5 \5 _7 Z2 [* Y, l, t# g9 n: J- o. |1 D1 ]# ?0 N; `6 }

    $ u4 I5 L  l% A, V5 \! G, T
    , @; r: f" g' `; p但orcad原理图导入padslogic中发现A1对应的不是管脚1,而是pin59了;因为原理图按功能模块划分后A1被分配在其他part里面
    7 V  e0 R' H! h' z* }- H! V& Z1 }+ g  m+ D, Z& X

    ! p! N) `& t/ e& F4 N- d. v) _
    * \: u' ~$ |8 q4 [+ [6 E0 L我用的是pads2005
    " L. B! {- x& _# @- n0 d
    & `3 y( k4 |1 p2 v9 s5 R/ }$ M. T3 O

    / y) d1 n* e! _' r& k+ I. r但是我尝试了2007,9.1也存在这样的问题(我用A1-A14这样的例子做了一下实验,但还是不行,同步的时候提示这样的错误)
    - s5 X! ^5 T- p! e/ ^5 `& a2 `, \/ L1 `4 I+ t
    9 o/ [! i6 Z% r, x: ?2 E

    7 E& Y" c3 Z/ |Design to Library Part Consistency Check
    + L1 o  r" p4 w. Z# q----------------------------------------
    * Y' ?" w8 ?% a! VPart Type T has the following pins not found in PCB Decal T:
    4 {) p( T) Z. j4 h2 p& u3 Z9 k1(A9) 2(A8) 3(A7) 4(A6) 5(A5) 6(A4) 7(A3) 8(A2) 9(A14) 10(A13) 11(A12) 12(A11) 13(A10) 14(A1) $ D4 s* w8 i: f9 c2 w0 d/ h
    Non matching PCB Decal T affects the following parts:
    6 I  i, Y$ H+ R/ _) m& ^2 F$ [ U1.
    * s. c, ]3 u% I
    + G+ J' d% R9 L* PSingle/Zero Pin Net Warnings
    % v/ t( a9 X) s( s" t' w: k& h$ m----------------------------: q7 d$ n! {5 D6 u% N2 D  ^" w
    No single or zero pin nets.
    1 H( y2 I0 ?: h- D5 s( l& Z; Q" d3 @8 J/ A) S
    Schematic Connectivity Errors' b+ o6 q, Q6 W$ h0 _9 f
    -----------------------------
    # J2 N* k2 a6 hNo connectivity errors or warnings.
    ; M3 g* X% ~: D1 G% x! F5 V# ^& y8 Z" K# w, @& J0 ]+ B) G& Q3 g% S
    + R/ ^: A' A# r

      s+ [0 z# K+ f0 N- _+ E, x& Y8 M0 {2 w

    - O& u7 J( V4 V8 `9 W4 Q3 U# ~/ b/ h9 {  O+ g3 A9 K: B
    1 h  Q5 S' {* j+ C( k
    3 |( B. o) T1 T: Q6 q% b
    - e9 \  j' J$ g5 M% Z9 i1 l! a: _
    请问高手在制作BGA的时候是怎做的呢?这样的问题是否遇到过?如何解决的?1 l5 a- q( g" o) }

    . M2 P6 g: m) n; w# o) r6 ~PADS好像支持VB宏,有没有宏可以完成类似的功能处理?将A1分配到pin1+A1的对应管脚上?
    $ g) k7 c" z6 }! {
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-25 18:21 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表