EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
高速PCB信号阻抗匹配要遵守哪些布线规则? - T( D4 d9 p0 |$ v) [! @. j' M
高速PCB布线时,信号在传输过程中,当阻抗不匹配时,信号就会在传输通道中发生反射;消除反射的根本办法是使传输信号的阻抗良好匹配。那么,高速PCB信号阻抗匹配要遵守哪些布线规则? 由于负载阻抗与传输线的特性阻抗相差越大反射也越大,所以应尽可能使信号传输线的特性阻抗与负载阻抗相等;同时还要注意PCB上的传输线不能出现突变或拐角,尽量保持传输线各点阻抗连续,否则在传输线各段之间也将会出现反射。这就要求在进行高速PCB布线时,必须要遵守以下布线规则: - H; w1 K+ s0 }! d
1、USB布线规则。要求USB信号差分走线,线宽10mil,线距6mil,地线和信号线距6mil。 2、HDMI布线规则。要求HDMI信号差分走线,线宽10mil,线距6mil,每两组HDMI差分信号对的间距超过20mil。 3、LVDS布线规则。要求LVDS信号差分走线,线宽7mil,线距6mil,目的是控制HDMI的差分信号对阻抗为100+-15%欧姆 4、DDR布线规则。DDR1走线要求信号尽量不走过孔,信号线等宽,线与线等距,走线必须满足2W原则,以减少信号间的串扰,对DDR2及以上的高速器件,还要求高频数据走线等长,以保证信号的阻抗匹配。
, k7 a& B# b- R, |+ S D# F 以上就是高速PCB信号阻抗匹配要遵守的布线规则,希望能给大家帮助。 ; p! [- [/ h l4 R
|