找回密码
 注册
楼主: liuyian2011
打印 上一主题 下一主题

关于多层板50欧姆及100欧姆阻抗结构设计!

    [复制链接]

该用户从未签到

451#
发表于 2012-4-5 14:29 | 只看该作者
这个好象与板材和层叠结构有关吧,也不是一个能代表全部。可能可以代表一些做板的公司

该用户从未签到

452#
 楼主| 发表于 2012-4-15 19:17 | 只看该作者
tuzhiquan 发表于 2012-4-5 14:29
2 I  |, W/ _0 U* N& x6 q1 j4 B这个好象与板材和层叠结构有关吧,也不是一个能代表全部。可能可以代表一些做板的公司

* b8 I6 x2 G/ T, L4 a4 j是啊,可能有不同种层叠结构都能满足阻抗及板厚的要求的,我只是举例供大家参考之用,让大家明白其中的道理那才是最重要的!

该用户从未签到

453#
发表于 2012-4-17 16:21 | 只看该作者
学习学习

该用户从未签到

454#
发表于 2012-4-17 16:39 | 只看该作者
先顶一下吧

该用户从未签到

455#
发表于 2012-4-17 18:48 | 只看该作者
好东西,强烈谢谢楼主

该用户从未签到

456#
发表于 2012-4-17 19:43 | 只看该作者
多谢楼主啊  

该用户从未签到

457#
发表于 2012-4-17 21:42 | 只看该作者
认真学习啊。。。
头像被屏蔽

该用户从未签到

458#
发表于 2012-4-18 09:13 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

459#
发表于 2012-4-18 09:19 | 只看该作者
谢谢楼主。

该用户从未签到

460#
发表于 2012-4-18 17:05 | 只看该作者
感谢分享!

该用户从未签到

461#
发表于 2012-4-19 06:58 | 只看该作者
好贴!!!非常好的资料!!

该用户从未签到

462#
发表于 2012-4-20 16:45 | 只看该作者
非常实用,感谢

该用户从未签到

463#
发表于 2012-4-20 20:54 | 只看该作者
谢谢 顶起

该用户从未签到

464#
发表于 2012-4-22 09:48 | 只看该作者
牛人出马' f" ^+ m6 O8 F) m) ?7 ?0 X( I1 R
吓到马!

该用户从未签到

465#
 楼主| 发表于 2012-4-22 19:36 | 只看该作者
阻抗设计时应注意的事项:
# K  s# \" v+ Y( p7 c; R导致阻抗产生误差的原因分析:
8 v, T. u+ k# L1,差分阻抗线的间距不一致;
; r( x  R1 r. T4 P; \1 @9 c3 K2,阻抗线没有对应的完整电地或者电源平面进行屏蔽;
! i0 |7 L9 _" ~3 `; q7 x3,特性阻抗线和差分阻抗线的线宽大小一致,不容易区分开来;) w1 D1 C7 i* j+ [4 S; k
解决方法:: D- A3 M9 s2 _4 }# j
(1),差分阻抗线间距设计尽量保持一致;
& |9 [$ v6 B/ ~- j1 h' I3 ](2),注意设计屏蔽层对阻抗线进行屏蔽;
; o2 v' X' Z+ K% J' |/ d& A. U(3),在即有单端阻抗线又有差分线时,注意将单端阻抗线和差分阻抗线的线宽大小设计成不一致,例如单端阻抗线设计5MIL,而差分阻抗线宽设计成5.1MUL,以便PCB厂家区分单端阻抗线和差分阻抗线.
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-26 05:23 , Processed in 0.078125 second(s), 20 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表