|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB新手在刚开始总会踩各种各样的“坑”,比如常见的间距问题:导线之间的间距、焊盘与焊盘之间的间距等。本文,板儿妹就来和大家聊聊PCB设计中的安全间距问题。$ z. h6 \ l5 Q) P* e$ i! o
+ \+ s! g+ w8 l! ?2 I6 n
+ P$ P1 @+ N% I1 ~% A
& c) g" d% ~8 X1 b1 o电气安全间距7 T: a7 P& u7 a1 Z( Y
( l4 z+ |3 H) j) P; r4 ]3 _' m4 i: E! u
9 J; K3 _) k* i4 w. \) l1、导线之间间距3 X4 |9 g3 J1 D) w$ _: H
. h8 X" r) o! R$ v1 s这个间距需要考虑PCB生产厂家的生产能力,建议走线与走线之间的间距不低于4mil。最小线距,也是线到线,线到焊盘的间距。那么,从我们的生产角度出发的话,当然是在有条件的情况下越大越好了。一般常规的10mil比较常见了。5 k3 W# J5 L& G2 V1 @/ d
9 p& i: v% ]( O
& b) @3 U7 s1 N7 R- Z% Y/ H: U3 T& X5 O, U* ?* m; H; E
2、焊盘孔径与焊盘宽度
0 k, B& v9 U/ T$ a
' h f" c* f: Y& ^6 n: R) e6 L根据PCB生产厂家,焊盘孔径如果以机械钻孔方式,最小不得低于0.2mm,如果以镭射钻孔方式,建议最小不低于4mil。而孔径公差根据板材不同略微有所区别,一般能管控在0.05mm以内,焊盘宽度最小不得低0.2mm。
8 ]* ?$ a. |: X% c$ a" q; D8 |' p2 m; `- I2 {' m/ o( j4 p2 h
" Q* `" p/ E, S
1 S6 c! A* W0 K4 y9 R3、焊盘与焊盘之间的间距
! C1 Y5 K% @! U7 i1 T9 g% L
/ B& C8 D# R% X- T" D% k根据PCB生产厂家的加工能力,建议焊盘与焊盘之间间距不小于0.2mm。' R. j: s2 i/ h9 K9 F
" `9 s' B3 V9 G0 r' i
( L, ~+ p$ q3 `/ n& e% ~" r* I4 D, Z: e* W
4、铜皮与板边之间的间距; t- ] e: x1 l4 }6 Q
6 o# B5 z. h9 w D1 I) ]5 b带电铜皮与PCB板边的间距最好不小于0.3mm,如果是大面积铺铜,通常也是与板边需要有内缩距离,一般设为20mil。; A$ G/ o g) x2 Q* k1 Z& C3 N
0 z, L# A1 u- {8 K- Z: C% p0 w# h6 Y* e
( r5 D7 H% [ J2 I$ \2 y: Y
" ?5 U& `/ {8 ~( ?( x9 a# K8 W1 v0 B- S& e& |% g; z
非电气安全间距
& z2 Q" A b8 G
0 ~' C1 Q8 j/ s9 {5 [$ ^5 ^; t5 S$ Y
0 A: J8 i( v3 H- L" B* R# C" b: z4 g4 k
1、字符的宽度和高度及间距
, T4 Z0 g: l# b: L- v4 u
- h) R G, p( J; ~: r, W; H: T+ D关于丝印的字符我们一般使用常规的值如:5/30 6/36 mil等。因为当文字太小时,加工印刷出来会模糊不清。" F- p8 o) M4 B {
3 a# W9 j* K6 q8 w+ z
+ K$ Z6 k+ z7 J# j, H d; i
3 y; Q9 k( g/ ]2 B$ ~; b2、丝印到焊盘的距离3 _7 k9 E6 i6 o; i' L
0 u" N! z7 ~" E1 j- X
丝印不允许上焊盘,因为丝印若盖上焊盘,在上锡的时候丝印处将不能上锡,从而影响元器件装贴。' Z7 x8 ~' _/ I% k6 o8 N8 q8 r
5 {0 k# S/ ~9 f( ~! q: V) z
一般板厂要求预留8mil的间距。如果是因为一些PCB板面积实在很紧密,我们做到4mil的间距也是勉强可以接受的。那么,如果丝印在设计时不小心盖过焊盘,板厂在制造时会自动消除留在焊盘上的丝印部分以保证焊盘上锡。所以需要我们注意一下。" z" U/ E9 D" k, W. `; Q) V
: j) ~: \% F( P4 K7 a: Y
% W8 T" W/ [& ^9 Z2 [6 G
4 J/ X+ Y4 U6 b+ Q4 k
3、机械结构上的3D高度和水平间距0 Z: t2 R5 _. g! V- |$ c0 Y3 Q D5 {
+ x* O" q5 N7 N
PCB上器件在装贴时要考虑到水平方向上和空间高度上会不会与其他机械结构有冲突。因此在设计时,要充分考虑到元器件之间,以及PCB成品与产品外壳之间,空间结构上的适配性,为各目标对象预留安全间距。
5 ]6 L, a2 D8 p
& c/ [ F+ z7 W' |0 P
1 c) [' a9 D; n; h- L部分安全间距规则
2 a- K' ]; d/ Z, S- N: d8 ]' a# e2 Y5 {; a
2 p& B9 |8 T4 k( n2 g: @% Q& W: S
+ }' \+ @; U# |( s1)大电压网络的间距设置必须满足-48V电源输入口规定:-48V电源到除PGND外其他电路爬电距离和电气间隙大于2.0mm;PGND到其他电路的爬电距离和电气间隙大于2.0mm。
" ~' f& |9 @' G
3 [+ ~- v1 e7 c* P: h6 W$ ?! {
: a* ^" N5 _ R3 ^
. |! f$ u* w& a+ Q: w8 v# E$ i2)PCB加工推荐使用线宽/线间距为:6mil/6mil;可使用的最小线宽/间距为:4mil/5mil;9 m5 ~, ?' `6 f, ?
, |: p& j2 u% S0 D, f- r极限最小线宽/间距:4mil/4mil。
9 S. C* D& y# F: j" S2 P+ L) f, {, n: T7 a( g: ]# ]) c6 ^* I
9 J& j( q. ~5 V$ z) U5 I- J1 k9 x U. G$ f2 \4 e3 ~3 a/ x
3)绿油桥必须不小于2mil(表贴管脚密集芯片如QFP类封装除外),否则容易在加工时导致焊盘间连锡。孔规则的推荐设置如下:
; |& w& R- O6 v. `2 f% }/ i
4 `, t2 J0 I* T! K5 nICT测试孔Test via(焊盘为32MIL)与 pin、test pin、test via、thru pin的间距设置,不得小于如下设置:
6 O ?8 \( p9 o" Q, h3 G) L
8 ^* }* d. h* H6 \; B2 }* |
" ^* S/ G1 ?$ @4 ]" T. i7 ^& J+ T: B% @( K( y8 B
1 L: Q* C& u% c6 t' f9 Y' _% ~测试点间距要求3 }' {, j. p, Z0 U: @+ _
9 f4 j) B$ P4 }8 j$ @+ {! P/ ]; h3 v% a J8 J6 Y! o9 r, j% `
: K+ @/ {0 I! b3 r5 p r* U/ S
a)两个测试点中心间隔d:最好85mil;接受70mil;尽量避免50mil。
1 M) [$ a1 V& O. e5 g, l; v* t
% f4 B7 V- ~5 a( o9 j6 ]( ?6 [
/ y8 I3 F" ^; v: i% A3 c
+ d! ~7 X& g Q' c3 Sb)测试点到过孔的间距d:最好20mil;最小12mil。- o- {5 Q3 x6 Y+ C, ` a! M
. q5 e8 m, \, ^! h+ I
# e/ U; y5 H& N: f) I1 g {; } O. I, |3 @" d
c)测试点到底面器件焊盘边间距d:最好20mil;最小12mil。对于过波峰焊的单板,最好40mil;最小25mil。
1 A$ {) l" u$ G) \$ N; ?/ y# `2 L# K0 L0 K# e) p4 _8 l
3 q6 ?1 x# M* O4 q
( r! g0 s( D$ a# Q( S. G$ Z
d)测试点到焊锡面走线的间距d:最好为20mil;最小为12mil。1 R3 r% ?0 t' P, d- }
+ y* e' K% w& L* d' h x& k( c' s- r- J2 t! ]
+ [5 ~- t2 U. B; ~! \, ] F4 e2 @) ]e)测试点到PCB板边的间距d:最小125mil。只有做密封圈夹具才有此要求。
; I$ s7 Y/ k2 P8 U' B& D8 `* A( `0 X5 S& S7 ~, g% R" E3 x
* p( n0 n j" c/ v' T& U7 P! a% Q( `
& i* B4 p" G7 L& E/ D4 r
f)测试点到定位孔的间距d:最好200mil;最小125mil。便于定位柱安装。# D! ~8 [7 S5 N' x0 Y$ W
4 F2 Y- J! x$ u6 V7 e5 R2 p( q; T4 I- P% P2 q) p5 P
4 f3 z4 \' O) b# C, E
Thru pin到Thru pin、SMD Pin、Test pin的间距设置不得小于如下设置,并且还必须满足 SMD器件布局要求、THD布局要求和压接件器件布局要求。' K5 F& }' A3 B: ^
2 c4 @ _& I1 I: v
|
|