找回密码
 注册
关于网站域名变更的通知
查看: 659|回复: 3
打印 上一主题 下一主题

如何尽可能的达到 EMC 要求,又不致造成太大的成本压力?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-21 09:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如何尽可能的达到 EMC 要求,又不致造成太大的成本压力?9 {; G8 s8 W0 e: ?
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-7-21 10:44 | 只看该作者
    做初样测试啊

    该用户从未签到

    3#
    发表于 2021-7-21 10:48 | 只看该作者
    PCB 板上会因 EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了 ferrite bead、choke 等抑制高频谐波器件的缘故。除此之外,通常还是需搭配其它机构上的屏蔽结构才能使整个系统通过 EMC 的要求。以下仅就 PCB 板的设计技巧提供几个降低电路产生的电磁辐射效应。% {0 E$ _; E% z
    1、尽可能选用信号斜率(slew rate)较慢的器件,以降低信号所产生的高频成分。 : t# R: N7 |% ], r9 I4 O6 T
    2、注意高频器件摆放的位置,不要太靠近对外的连接器。+ J! V, W& E/ U! ^  A- M% Z  `
    3、注意高速信号的阻抗匹配,走线层及其回流电流路径(return current path), 以减少高频的反射与辐射。
    9 b3 ^8 b# H2 l- S% j4、在各器件的电源管脚放置足够与适当的去耦合电容以缓和电源层和地层上的噪声。特别注意电容的频率响应与温度的特性是否符合设计所需。
    # n, C, X2 l% A5、对外的连接器附近的地可与地层做适当分割,并将连接器的地就近接到 chassis ground。9 h8 N( G3 d) L1 x% b  T
    6、可适当运用 ground guard/shunt traces 在一些特别高速的信号旁。但要注意 guard/shunt traces 对走线特性阻抗的影响。: X* T5 s$ u$ a
    7、电源层比地层内缩 20H,H 为电源层与地层之间的距离。5 N* e( k. A' ]  z3 @
    " p7 M- o8 N) E3 r/ h6 h* U: e7 v

    点评

    牛逼牛逼,我就只想到了先仿真一下,哈哈哈  详情 回复 发表于 2021-7-21 10:49

    该用户从未签到

    4#
    发表于 2021-7-21 10:49 | 只看该作者
    baqiao 发表于 2021-7-21 10:48
    1 r. ]5 H, i- ]1 x8 CPCB 板上会因 EMC 而增加的成本通常是因增加地层数目以增强屏蔽效应及增加了 ferrite bead、choke 等抑制高 ...
    ) |- y! m" _1 _) W9 |" B, D7 l' o1 L9 v$ b
    牛逼牛逼,我就只想到了先仿真一下,哈哈哈
    . r# E" w& R1 |; n6 V- u% d
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-22 08:42 , Processed in 0.125000 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表