找回密码
 注册
关于网站域名变更的通知
查看: 486|回复: 3
打印 上一主题 下一主题

如何为PCB层设置正确的屏蔽

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-6-24 13:25 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在产品开发中,从成本、进度、质量和性能的角度来看,通常最好尽早在项目开发周期中仔细考虑和实施正确的设计。在项目后期实施的附加组件和其他“快速”修补程序在功能上通常不是非理想的解决方案,其质量和可靠性较差,并且比在过程中较早实施的成本更高。在项目的早期设计阶段缺乏预见性通常会导致延迟交付,并可能导致客户对产品不满意。此问题适用于任何设计,无论是模拟,数字,电气还是机械等。% t4 ~  @4 s# M

( M& Q% u6 T. `与屏蔽单个IC和PCB部分区域相比,屏蔽整个PCB的成本约为10倍,屏蔽整个产品的成本为100倍。如果需要对整个房间或建筑物进行屏蔽,那么成本确实是天文数字。4 ^& z) e1 H! O9 T) w

5 x2 o- b) W/ Y3 P  n5 |& ?' @! g% o
“嵌套”屏蔽方法是一种可能的解决方案。嵌套方法是一种在产品设计的每个最低级别应用屏蔽的方法。例如,屏蔽首先应用于:
$ e8 }0 p( I4 {/ y, G% o+ P! m8 n: E: O: x! v
单个IC / PCB的部分面积! p4 l9 ^; _$ q0 s9 ~2 b- c
8 D2 X0 ^* ?6 K9 `3 S4 d3 i" R
整个PCB7 G& }# F, R- f/ E
1 T# D. p9 F, B- o
子装配" Y: v+ B# t5 p* {

2 i+ u" V+ M' s% b' E2 H" x全部产品- N6 e8 u" a( [+ Y6 z

: M* B& }+ ^( z$ U' e嵌套式屏蔽方法可以使按时,在性能规格范围内制造高质量产品的总成本最低。2 u$ a7 a8 x0 H( `
! g8 A* u  H$ G% a8 H
使用低的屏蔽级别+ X/ U8 [2 k/ f" R' \  }! y
$ C3 e: W& q& I0 q: f+ F# n
出于各种原因,在尽可能低的级别(单个IC,PCB的小面积和PCB级别)进行屏蔽是很有意义的:4 {* d. ]) g) `2 j( H

* M( u% c3 l' N( c3 T外壳屏蔽不能帮助衰减位于PCB上的单个IC之间的干扰,而PCB电平屏蔽却可以帮助衰减单个IC之间的干扰。
, s" ~+ K- w# T* l) W' b9 ]: H
/ b' H1 m8 h1 N2 V从实用/成本效率的角度来看,典型的外壳屏蔽技术无法在较高(GHz)频率下提供显着的衰减性能,而PCB屏蔽确实可以提供这种功能。
# r1 Q& \9 C* i- U8 q9 B0 g6 s% K; H8 I% i
通过在PCB层上有效使用屏蔽,可以最大程度地降低屏蔽层的成本和重量。
8 z. N7 Q* l2 o. H" d+ m) M! W% ]5 I9 O  M( \
从易感性的角度来看,现代集成电路具有不断缩小的硅特性、更快的上升时间和更低的噪声裕度,只要在PCB层采用屏蔽,就可以高效的在嘈杂环境中工作。
; c( V5 [! p6 P( y9 F; d& l6 @; w% A6 d. t
产品中包含有噪点的无线通信模块的集成会导致对紧邻的其他敏感模拟和数字组件的有害推断。也可以通过使用PCB电平屏蔽来减轻这种噪声。
5 `( j' k' x) {$ J: C
! u5 }$ h% p, X5 [0 M) r; I* A由于需要添加孔和插槽以穿透输入/输出电缆、显示器、通风、接触去除介质等,因此外壳的屏蔽通常会折衷到完全失效的地步。而如果使用PCB级屏蔽,这种情况就不会那么严重了。% E, G+ Z1 Q! @) ~
2 \: Q1 V2 V0 M& a0 D- E& j
有效的外壳屏蔽通常要求在电缆穿过外壳屏蔽的位置对进出产品的所有电缆进行准确的过滤。如果使用PCB电平屏蔽,则可以减少对此额外过滤的需求。+ [3 O# k3 H% M+ u# k. u

* ]8 Y8 p- Y9 D% E5 J- y  k9 U* d! Y, Q
无论是设计手机、平板电脑、便携式计算机还是其他形式的电子产品,除PCB电平屏蔽外,良好的PCB布局对于将EMI降至最低至关重要。接地层和电源层可用作高威胁噪声信号的EMI屏蔽,这项技术是朝着将这些高威胁信号中的噪声降至最低的良好第一步。这种方法会出现一个问题,RF能量仍然会辐射出组件引线和封装,因此需要更完整的解决方案。在这里可以使用PCB电平屏蔽(也称为“屏蔽罐”)来衰减这些噪声设备发出的噪声。3 R4 o8 }7 a. d+ U/ N: k* H
2 }8 f4 O6 _; E! }2 N
为了提供最大的好处,PCB水平屏蔽必须形成一个完整的六面金属外壳。这是通过将屏蔽层焊接到位于所有需要屏蔽的组件下方的坚固接地平面上来实现的。为了最大化功效,接地平面中不得有任何实质性的缝隙或开口。所有屏蔽层和接地层的实际性能始终会受到开口(例如调节孔、指示器、电线、构造接缝以及屏蔽罐接地层连接之间的间隙)的影响,因此,需要尽可能避免使用这些项目。
/ L4 G6 W0 O( K6 P2 C2 `8 Z1 j) B0 x( |( P5 ~
EMI屏蔽的目标是使用金属盒的六个侧面在封闭的RF噪声组件周围创建一个法拉第笼。顶部的五个侧面是使用屏蔽盖或金属罐制成的,而底部的侧面是使用PCB内的接地层实现的。在理想的外壳中,没有任何排放物会进入或离开盒子。确实会发生来自这些屏蔽的有害排放,例如从穿孔到锡罐中的孔中释放出来,这些锡罐允许在焊料回流期间进行热传递。这些泄漏也可能是由于EMI垫圈或焊料附件的缺陷引起的。噪声也可能从用于将屏蔽盖电连接到接地层的接地通孔之间的空间逸出。+ T' _- W8 @$ F. l* @
4 J5 e5 y# a$ u9 l) }3 U+ f+ p6 r
传统上,PCB屏蔽是使用通孔焊尾连接到PCB的,该焊尾是在主装配过程之后手动焊接的。这是一个耗时且昂贵的过程。如果在安装和维修过程中需要维护,则必须拆焊才能进入屏蔽层下的电路和组件。在包含高度敏感组件稠密的PCB区域中,存在很昂贵损坏风险。& Q, M4 K* I( L- s6 ~- n/ I
$ m7 K% z3 b9 y- X" q7 z# P# B
PCB液位屏蔽罐的典型属性如下:
5 {. i0 [$ W: H$ j8 N1 Y; [) ^) n4 b: M) ^/ C8 [9 Q/ }
占地面积小;' G+ B5 f. a& S9 c0 ^$ j5 Q0 O

; B; o! U! T0 N, j( F/ f8 i低调配置;( n* B& Z- k0 ~  ?" G
( L6 O9 X6 W1 \" M+ j
两件式设计(围栏和盖子);: ~- X; N( v2 u* J* W) @7 l. h
, I# i# h8 R' s5 R- p0 Q2 k
通孔或表面贴装;8 E& \9 J, H7 E' O

: Z  S  z3 d5 p! Z) C8 Q7 f+ G多腔图案(使用同一屏蔽层隔离多个组件);7 T- f+ Q$ Z& w1 G$ ?/ [
1 b' ^0 z8 H- I
几乎无限的设计灵活性;
1 J3 o6 o5 f( W$ J/ l+ Q: U: S) D0 `' T! l+ l4 _  B7 B$ j! I2 ?
通风孔;
) |  |: R8 I; j) L- G4 j/ g
% h( g2 c  ~/ A, F, a可移动的盖子,用于快速检修组件;/ i) u# N6 z$ k) ^

0 C% O, M' }# `1 c0 `I / O孔
- O( O5 w& D3 Z; i" g0 E# ~4 ]
连接器切口;0 Z& @: s- _, C2 H% b+ k0 a
. Z, j+ g8 {7 {
射频吸收器增强屏蔽;
  R8 [8 k, s" W1 B1 Z' ]! o' n
  z' _# b7 i# }, @4 X; m# N8 b) y, L; O. Z带有绝缘垫的ESD保护;% f: \, l; R. y- ]- F

" g  Q( Q! `+ A% H5 J0 E/ l$ c使用框架和盖子之间的牢固锁定功能,可靠地防止冲击和振动。+ L. c% S: M' T& a: D2 \% S% C; A
& S: H! t4 z: y2 d/ Z% I% q) f* o
典型屏蔽材料
  [& {, ]0 b! W0 U2 C$ J1 d( p# d/ X
3 y1 D6 C2 T7 d% ]/ Z  f" A' z; @通常可以使用各种各样的屏蔽材料,包括黄铜,镍银和不锈钢。最常见的类型是:
3 c8 U2 g$ D: G2 C  r# q/ v+ p7 n8 T3 r) p% L! T2 S$ ?3 P
占地面积小;: M. x$ l& d9 {5 y; `  l: g1 Z, H+ f' y

, j" E, Q# V1 M8 h: C" K1 P: h低调配置;5 g, a6 P9 y( C/ W/ ~* {7 Z& r
; k( O+ c; ^9 ^6 V+ F
两件式设计(围栏和盖子);
7 D+ U8 x. h& G  w. V. u5 c# J8 \. _3 l7 ]
通孔或表面贴装;/ O' w( @3 I' [) _: O

9 d+ X. Q6 N& ~6 y' b2 q多腔图案(使用同一屏蔽层隔离多个组件);9 _6 `* s4 T4 O' B- s4 z, H% H

$ \+ e+ G' o. }7 t6 _. Q9 O7 f几乎无限的设计灵活性;8 @- R$ p) X; F1 h2 l. i* B) j
+ k/ j1 p- r4 C' @3 ^
通风孔;, |) [7 I5 e9 b. A' C# n
+ }4 n& B& w) a, F# L; ^4 b; }
可移动的盖子,用于快速检修组件;
4 x, v$ z! H/ A8 ]% w$ k
" ?5 `. p9 v, x. NI / O孔, U- |& X; l+ z9 o3 U
4 U: s& G  _# w" u6 K% M
连接器切口;; x, T+ ~* F4 c+ l/ l5 M

7 |4 ]+ T9 U/ X+ s1 B' s射频吸收器增强屏蔽;2 X1 F8 c4 p5 D* y- \7 m% Y! y
+ m6 e' i3 [' g' H' f
带有绝缘垫的ESD保护;
6 _: c5 x) H0 e8 f3 m1 @
7 k$ Y- P3 g) O! J# @$ `使用框架和盖子之间的牢固锁定功能,可靠地防止冲击和振动。
- J  \4 l7 b! R8 e% r5 |" Q
5 u" K, V  w! O  q, @6 m通常,镀锡钢是屏蔽低于100 MHz的最佳选择,而镀锡铜则是屏蔽高于200 MHz的最佳选择。镀锡可以实现最佳的焊接效率。由于铝本身不具有散热特性,因此不容易焊接到接地层,因此通常不用于PCB电平屏蔽。2 g" X7 E" w. z
. s0 O; L0 b7 x/ P
根据最终产品的法规负担,用于屏蔽的所有材料都可能需要符合RoHs标准。此外,如果将产品用于炎热和潮湿的环境,则可能会引起电腐蚀和氧化。

该用户从未签到

2#
发表于 2021-6-24 13:55 | 只看该作者
外壳屏蔽不能帮助衰减位于PCB上的单个IC之间的干扰,而PCB电平屏蔽却可以帮助衰减单个IC之间的干扰。
  • TA的每日心情
    开心
    2020-7-28 15:35
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2021-6-24 14:15 | 只看该作者
    从易感性的角度来看,现代集成电路具有不断缩小的硅特性、更快的上升时间和更低的噪声裕度,只要在PCB层采用屏蔽,就可以高效的在嘈杂环境中工作。0

    该用户从未签到

    4#
    发表于 2021-6-24 14:18 | 只看该作者
    通常,镀锡钢是屏蔽低于100 MHz的最佳选择,而镀锡铜则是屏蔽高于200 MHz的最佳选择。镀锡可以实现最佳的焊接效率。由于铝本身不具有散热特性,因此不容易焊接到接地层,因此通常不用于PCB电平屏蔽。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 05:01 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表