找回密码
 注册
关于网站域名变更的通知
查看: 1100|回复: 3
打印 上一主题 下一主题

求助,关于BGA封装

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-5-11 21:07 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
小弟最近在做一块Xilinx Spartan3ADSP FPGA的实验板。用的封装是CSG484.默认的via 孔径16/9mil,四层板。使用AD画的图。使用扇出功能以后,其地层的截图如下图。  l/ G, ~6 P' s0 _9 S
我发现个问题,就是,这么多的过孔,把地层分成了好几个小的不连接的部分,这样,好几个GND的管脚就完全孤立了。在电源层上也是这样。请问这个问题改怎么解决??谢谢!
/ Z2 L6 K9 y1 u/ K
# e9 E. W8 I: m

CS484.JPG (116.02 KB, 下载次数: 6)

CS484.JPG

该用户从未签到

2#
 楼主| 发表于 2011-5-11 21:12 | 只看该作者
芯片的中间区域,都是过孔的部分,GND和1.2V交叉分布。

该用户从未签到

3#
发表于 2011-5-12 08:49 | 只看该作者
主要还是因为规则没有设置好.比如过孔和线,铜皮的间距.

该用户从未签到

4#
 楼主| 发表于 2011-5-12 09:55 | 只看该作者
回复 jimmy 的帖子$ d8 R  _" V3 K/ r1 |
- v1 ^2 p4 g& Z
哦,行,我先看看,能不能改一改设置~
" K6 I- C; l) G$ z' I
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-25 10:38 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表