找回密码
 注册
关于网站域名变更的通知
查看: 1441|回复: 1
打印 上一主题 下一主题

【5月10日-5月16日直播预告】特斯拉的秘密,我知道了!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-5-11 11:19 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
最近特斯拉刹车失灵的事故频发
官方至今也没有明确的回复
这一连串事故的真正原因
到底是出厂问题还是人为操作不当
消费者各执一词争论不休
$ n9 l+ o& m0 W: s- }: {

7 L( P! y& \1 k5 v
$ }# F+ l! O- s  T
与其看网上的争执
不如亲自来看看拆解后的特斯拉
哪里与众不同?
电巢APP中搜索关键字
“特斯拉拆解秀”
直达拆解现场一睹为快

1 }9 y2 X4 x: k+ W7 S8 f1 [
1 n% X2 d. h+ [3 t# R: q

, n- H- q" T: O
不仅特斯拉的问题不少
传统车企也曾经因为各种原因
导致大规模召回
比如对汽车行业的EMC要求
稍有不慎就有可能因为
电磁兼容等问题发生事故
做好EMC计是对工程师的考验
所以我们本周准备了许多重要知识点
一起来了解一下吧!
3 x& Y! m3 M7 W
2 j+ F- S/ ]+ [1 I3 i* x8 m
5月11日 周二
/ ~/ K6 T2 o7 Z/ B; o
荣庆安老师、孙雅琪老师
《使用HLS方法学在FPGA中实现TinyYOLO设计》

5 w+ M5 Y! s7 I: H
1、直播内容简介
高层次综合(High-Level Synthesis, HLS)扩展了传统的设计流程,允许工程师在更高抽象层级进行硬件设计与验证,为硬件设计提供了一种新的、强大的方法。本次研讨会第一部分将首先介绍HLS的基本概念、工作流程与设计方法, 并解释使用HLS方法学所带来的优势。
本次研讨会的第二部分我们将使用一个AI算法——tinyYOLO为例,展示围绕Catapult建立的HLS设计和验证流程及其相关工作系统,与传统的基于RTL的流程相比,如何显著加快AI / ML硬件加速器的设计。它将着重使用NVIDIA的开源MatchLib SystemC库执行ML加速器的快速建模与综合。我们将演示使用MatchLib进行的仿真如何识别和修复潜在的系统级性能问题,而这些问题通常在手工编码的RTL设计中很晚才会被发现。
最后我们将演示如何使用Catapult HLS工具进行此AI算法的硬件实现并最终在FPGA板上运行该设计。

% C6 H# ?; u, b" Y8 L% l$ `8 p7 m

! K2 z# B. z  a9 f' O% `( o+ B+ i2 d) o$ f" x

: \, d" }8 o- I4 ?" ~
( u4 ]$ Y: S% i5 y: s4 m
2、讲师介绍
荣庆安老师:
原华为器件可靠性技术首席专家
EDA365论坛特邀版主
原华为器件可靠性技术首席专家、器件工程专家组主任、器件归一化工作奠基人。20多年交换机、路由器、传输、基站等产品器件工程设计。主持多项重大失效问题攻关,完成了逻辑、储存、光器件等领域器件优选库建设。参与中国器件标准工作,国内外发表论文4篇,获器件相关6项发明专利。
! h0 ~7 N+ k' S! h! k) B
孙雅琪老师:
目前在 Siemens Digital Industries Software 担任 Catapult 高层次综合平台的 HLS 应用工程师。她的专注领域包括 FPGA、DSP 以及机器学习硬件设计。孙雅琪获得了南京航空航天大学电气科学与技术学士学位,以及美国德州农工大学的电气工程硕士学位。
5 n* K0 A  K9 P4 E7 w  I, `
3、直播要点
  • 介绍HLS的基本概念、工作流程与设计方法, 并解释使用HLS方法学所带来的优势。
    1 }: o6 ^- x: ~" C
  • 使用一个AI算法——tinyYOLO为例,展示围绕Catapult建立的HLS设计和验证流程及其相关工作系统,与传统的基于RTL的流程相比,如何显著加快AI / ML硬件加速器的设计。
  • 演示如何使用Catapult HLS工具进行此AI算法的硬件实现并最终在FPGA板上运行该设计。! B' a, B% e* p) s% J7 z

% u7 _! @& \: W, o3 z. T
4、适合对象
  • FPGA工程师
  • 硬件人员
  • 相关专业学生
    + A  W! D0 i; z0 T; j, W6 m4 z9 t

2 V( M& [9 F- k* ?
1 ?5 H6 X" o+ p" ?7 t
扫码报名直播
直播时间:
5月11日 晚上20:00

; G2 E' h$ i  _% H5 d6 O# j
8 X7 M6 n) p& O! f; t3 c
5月13日 周四

6 m$ k) l. }. [- q# }! Y* C
胡建伟老师、余平放老师
《超车计划EMC篇EMC规则检查(一)》

! T7 e+ U3 Q" x7 r4 I- y9 ]) N/ [
, v: @% c: B, T- i
1、直播内容简介
PCB EMC设计在产品EMC设计中占有非常重要的地位,一个良好的PCB EMC设计不仅可以有效的减小产品的EMI辐射,而且还可以提升产品的电磁噪声抗扰度。
PCB EMC设计主要是依赖于EMC设计规则,但社会上流传的一些EMC设计规则缺乏量化的指标,可操作性不强,而且很多工程师对这些规则知其然而不知所以然,导致这些规则应用不当起不到应有的效果,本课程通过定性分析、测试分析、仿真分析对一些重要的PCB EMC规则进行全方位的解读,并给出量化的指标,使学员真正掌握其内涵,提升可操作性,并正确应用。
西门子EDA HyperLynx DRC软件提供了有关电磁干扰(EMI)、信号完整性(SI)和电源完整性(PI)的设计规则总计86条。工程师使用HyperLynx DRC的自动化检查功能,可以在设计的各个关键节点检查PCB设计质量,以消除潜在的EMI、SI和PI风险。本课程中,我们在对重要EMC规则解读的基础上,再介绍HyperLynx DRC规则参数快速设置的方法,以及规则自动化检查的操作方法。

( U$ i  F2 ?0 I9 k' g1 n
2、讲师介绍
余平放老师:
前华为EMC首席专家,具有20余年产品研发经验。
在EMC测试、EMC设计与整改、高频EMI技术研究和EMC仿真技术上有丰富经验和深厚积累,参与过GB19286/YD1082/GR1089 Issue6等多个国内国际EMC标准的制定或修订工作,申请国家专利10项。曾获华为个人金牌奖、个人总裁奖

1 c" \8 T. {. h
胡建伟老师:
于1999年毕业于东南大学,并获得数字信号处理硕士学位。在EDA行业从业已经有20年了,目前负责PCB仿真分析产品技术支持,并且管理西门子EDA亚太区分销部门应用工程师团队。胡先生在加入mentor之前,在cadence任职高级应用工程师,负责支持PCB设计及仿真工具,在高速PCB设计领域拥有丰富的工作经验

5 O% X3 N* C0 f! U
3、直播要点
(1)PCB布线EMC规则分析
  • 关键信号跨分割EMI分析及设计规则(一);
  • 关键信号换参考EMI分析及设计规则(一);
  • 关键信号PCB边缘走线EMI分析及设计规则(一);
  • 关键信号包地EMI分析及设计规则(一);
  • 高速差分线EMI分析及设计规则(二);
  • PCB边缘屏蔽的屏蔽效能分析及设计规则(二)
  • 孤立铜皮EMI分析及设计规则(二);
  • 20H原则的分析及应用规则(二)
      m- g( N. }4 n
(2)HyperLynx DRC规则自动化检查
  • DRC规则参数快速设置的方法(一);
  • 规则自动化检查的操作方法(一)
  • 规则自动化检查实际案例(二), g0 W+ p3 k6 f5 P
. F; O! l7 H* q2 T0 P- G
4、直播特色
1)对一些布线相关的重要EMC规则进行定性、测试和仿真全方位的分析和解读,得到可量化的规则
& e1 D7 D" I  U* l# A& m1 p9 h

7 J- P- N$ `% B7 Z" K4 H

+ d& }* L% l: M* M+ `4 q
图1 跨分割仿真模型及参考面信号回流分布

/ N; e8 l0 }) g  F& m, T- l
% ?, r* c& v( H! r, x+ P0 z+ v9 c

* l, I% ]$ V, X" w1 C* K% d
图2 换参考仿真模型及近场电场分布

! v- k; `2 b/ Y7 c7 Q: \( d9 t

, N, g; x, K" {7 h3 `6 e
图3 PCB边缘走线辐射机理定性分析
* S  s. A: @( d( I. c
2)HypeLynx DRC具有丰富的PCB设计规则,包括自带OOTB Rules 86条和客户自定义规则,覆盖EMI、SI和PI领域
  r2 m* M# ^5 `, P! ]

% [9 Z: o: d* z; d0 I7 ]1 E3 O
0 L5 ^7 n! J$ Z! S" m- B$ [
3)自动化设计审查,保证一致性,减少人为错误,缩短设计审查时间,输出HTML格式报告
1 w# b1 V9 U0 s: p& P  I" a+ f1 y
1 a4 v* ]7 [* e: T4 S7 z% ]
4)HyperLynx DRC提供了多种快速构建检查对象组的方式,针对对象组进行各个规则检查,可以快速准确地定位设计风险,从而可避免传统设计检查工具出现过多伪错误的现象

/ T" {+ ]' ~, \- C( t& {

+ f6 z7 M2 i" I- v
( u, {4 _' D5 h; z
5、适合对象
  • EMC工程师
  • PCB工程师
  • 相关专业学生等
    * y9 s, J) m2 w# @' q, m! `
4 J: s+ r+ ^1 m3 S8 A
' |# ]7 S8 M$ k/ o
扫码报名直播
直播时间:
5月13日 晚上20:00
* B' z- C- c$ i3 F; p) Y
直播福利
现金奖
现金红包拿到手软
188元、288元等你带回家
邀请好友一起看直播
知识、大奖全都要

1 K/ [2 ]8 d- _! J& S8 n
巢币奖
99.9巢币每场大放送(20名)
更有666,888大额巢币亮相直播间
(*巢币可用于观看直播回放及购买电巢app内课程)

8 s7 W. x3 H6 v
电子工程实体书奖
珍品实体书不定期大放送
' z3 B* y8 a" A8 i

6 G: e! W! K) t; c; l4 }2 k( a( v
以上活动最终解释权归EDA365电子论坛所有

# _' ]5 P, J2 N0 V
, D5 I+ q! D% y

该用户从未签到

2#
发表于 2021-5-11 14:44 | 只看该作者
特斯拉的秘密我知道了                           
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-10 11:03 , Processed in 0.171875 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表