找回密码
 注册
关于网站域名变更的通知
查看: 944|回复: 4
打印 上一主题 下一主题

最全的芯片封装技术详细介绍

[复制链接]
  • TA的每日心情
    开心
    2020-8-5 15:09
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2021-4-9 13:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    1、BGA|ball grid array
    8 z1 p2 O) i2 |. {9 i  也称CPAC(globe top pad array carrier)。球形触点陈列,表面贴装型封装之一。在印刷基板的背面按陈列方式制作出球形凸点用以代替引脚,在印刷基板的正面装配LSI 芯片,然后用模压树脂或灌封方法进行密封。也称为凸点陈列载体(PAC)。引脚可超过200,是多引脚LSI用的一种封装。封装本体也可做得比QFP(四侧引脚扁平封装)小。例如,引脚中心距为1.5mm的360引脚BGA仅为31mm见方;而引脚中心距为0.5mm的304 引脚QFP 为40mm 见方。而且BGA不用担心QFP 那样的引脚变形问题。/ o6 l0 Q3 v! A  l) [7 W. A5 p
      该封装是美国Motorola 公司开发的,首先在便携式电话等设备中被采用,随后在个人计算机中普及。初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。美国Motorola公司把用模压树脂密封的封装称为MPAC,而把灌封方法密封的封装称为GPAC。  K) v. s' A" f( h# B  w2 F* O
      2、C-(ceramic)
    % J6 v; q/ P2 P3 L( O  表示陶瓷封装的记号。例如,CDIP 表示的是陶瓷DIP。是在实际中经常使用的记号。4 u' ~5 D2 k, k5 C* c! ?: `- `4 ]
      3、COB (chip on board)' Q' D2 @' P0 S, A# D2 q
      COB (chip on board)
    % G* |' ~$ w5 o" \- I4 P* [  板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。虽然COB 是简单的裸芯片贴装技术,但它的封装密度远不如TAB和倒片焊技术。, b' {- l' \' Y& K$ h" B% j6 B  e
      4、DIP(dual in-line package)
    6 {/ w% M0 s: `9 v$ W  DIP(dual in-line package); b9 \; r7 E; D3 T
      双列直插式封装。插装型封装之一,引脚从封装两侧引出,封装材料有塑料和陶瓷两种。欧洲半导体厂家多用DIL。DIP 是普及的插装型封装,应用范围包括标准逻辑IC,存贮器LSI,微机电路等。引脚中心距2.54mm,引脚数从6 到64。封装宽度通常为15.2mm。有的把宽度为7.52mm和10.16mm 的封装分别称为SK-DIP(skinny dual in-line package) 和SL-DIP(slim dual in-line package)窄体型DIP。但多数情况下并不加区分,只简单地统称为DIP。另外,用低熔点玻璃密封的陶瓷DIP也称为Cerdip(4.2)。
    + j- i2 g. J7 [+ ~0 z  4.1 DIC(dual in-line ceramic package)
    ! U( d* Y, _, u1 o2 c  陶瓷封装的DIP(含玻璃密封)的别称。
    0 g8 t4 O/ ~0 S4 A- h; L/ {  4.2 Cerdip:
    ) ]5 A/ T8 D. l  用玻璃密封的陶瓷双列直插式封装,用于ECL RAM,DSP(数字信号处理器)等电路。带有玻璃窗口的Cerdip 用于紫外线擦除型EPROM 以及内部带有EPROM 的微机电路等。引脚中心距2.54mm,引脚数从8 到42。在日本,此封装表示为DIP-G(G即玻璃密封的意思)。" e, i& ?/ a$ ?* \1 Y( f
      4.3 SDIP (shrink dual in-line package)
    1 R- X2 Q2 a2 S  收缩型DIP。插装型封装之一,形状与DIP 相同,但引脚中心距(1.778mm)小于DIP(2.54mm)
    # n2 U$ K% w  h  B' y9 l6 c( ]  因而得此称呼。引脚数从14 到90。有陶瓷和塑料两种。又称SH-DIP(shrink dual in-line package)  g+ S( b# ?0 x% z( b& M
      5、flip-chip- W5 X9 N0 Y# P8 [
      倒焊芯片。裸芯片封装技术之一,在LSI 芯片的电极区制作好金属凸点,然后把金属凸点与印刷基板上的电极区进行压焊连接。封装的占有面积基本上与芯片尺寸相同。是所有封装技术中体积、薄的一种。但如果基板的热膨胀系数与LSI 芯片不同,就会在接合处产生反应,从而影响连接的可靠性。因此必须用树脂来加固LSI 芯片,并使用热膨胀系数基本相同的基板材料。. G3 \  n# s5 a  O' P% z# w& w
      6、FP(flat package)
    $ D" U' ?; s8 M/ X3 f5 `  扁平封装。表面贴装型封装之一。QFP 或SOP(见QFP 和SOP)的别称。部分半导体厂家采用此名称。9 x/ z% e( ^, g- }
      7、H-(with heat sink)
    * H! [5 V4 O$ M0 s; U  _  表示带散热器的标记。例如,HSOP 表示带散热器的SOP。/ w( s1 H% y' @. f8 P8 N' L( a
      8、MCM(multi-chip module) 多芯片组件
    . B8 `" Q6 U. T6 O5 {6 v4 v  MCM(multi-chip module)
    ; ]3 \2 E) Y+ i0 ^. v" n  ?- j' m  将多块半导体裸芯片组装在一块布线基板上的一种封装。根据基板材料可分为MCM-L,MCM-C 和MCM-D 三大类。
    ' X6 Q  Q6 s2 w  MCM-L 是使用通常的玻璃环氧树脂多层印刷基板的组件。布线密度不怎么高,成本较低。
    " x* r3 L: Y" \0 I) O2 B  MCM-C 是用厚膜技术形成多层布线,以陶瓷(氧化铝或玻璃陶瓷)作为基板的组件,与使用多层陶瓷基板的厚膜混合IC 类似。两者无明显差别。布线密度高于MCM-L。( [" P1 Y/ z! u% S- _& H
      MCM-D 是用薄膜技术形成多层布线,以陶瓷(氧化铝或氮化铝)或Si、Al 作为基板的组件。 布线密谋在三种组件中是的,但成本也高。0 m2 M" U' t: e* D) h, h4 J
      9、P-(plastic)
    9 B- [! U, C5 B  表示塑料封装的记号。如PDIP 表示塑料DIP。! w5 G* \$ i, t$ l3 \! Y
      10、Piggy back
    : U( C. v8 q- Q1 P  驮载封装。指配有插座的陶瓷封装,形关与DIP、QFP、QFN 相似。在开发带有微机的设备时用于评价程序确认操作。例如,将EPROM 插入插座进行调试。这种封装基本上都是定制品,市场上不怎么流通。
    $ q, L2 P* B. E" o2 {' f  11、QFP(quad flat package) 四侧引脚扁平封装! Y+ S% z! G$ s$ _5 T/ d# Q0 e
      QFP(quad flat package)
    # k: t/ f( {0 l1 r$ }  表面贴装型封装之一,引脚从四个侧面引出呈海鸥翼(L)型。基材有陶瓷、金属和塑料三种。从数量上看,塑料封装占绝大部分。当没有特别表示出材料时,多数情况为塑料QFP。塑料QFP 是普及的多引脚LSI 封装。不仅用于微处理器,门陈列等数字逻辑LSI 电路,而且也用于VTR 信号处理、音响信号处理等模拟LSI 电路。引脚中心距有1.0mm、0.8mm、0.65mm、0.5mm、0.4mm、0.3mm 等多种规格。0.65mm 中心距规格中多引脚数为304。
    : ~+ o4 v: A0 x% x# T4 E  有的LSI 厂家把引脚中心距为0.5mm 的QFP 专门称为收缩型QFP 或SQFP、VQFP。但有的厂家把引脚中心距为0.65mm 及0.4mm 的QFP 也称为SQFP,至使名称稍有一些混乱。
    ' k2 w- l, Y, K: a  另外按照JEDEC(美国联合电子设备委员会)标准把引脚中心距为0.65mm、本体厚度为3.8mm~2.0mm的QFP称为MQFP(metric quad flat package)。日本电子机械工业会标准所规定引脚中心距.55mm、0.4mm、0.3mm 等小于0.65mm 的QFP称为QFP(FP) (QFP fine pitch),小中心距QFP。又称FQFP(fine pitch quad flat package)。但现在日本电子机械工业会对QFP的外形规格进行了重新评价。在引脚中心距上不加区别,而是根据封装本体厚度分为QFP(2.0mm~3.6mm 厚)、LQFP(1.4mm 厚)和TQFP(1.0mm 厚)三种。, N% K0 P, s# B( E/ z9 T" p
      QFP 的缺点是,当引脚中心距小于0.65mm 时,引脚容易弯曲。为了防止引脚变形,现已出现了几种改进的QFP 品种。如封装的四个角带有树指缓冲垫的BQFP(见11.1);带树脂保护环覆盖引脚前端的GQFP;在封装本体里设置测试凸点、放在防止引脚变形的专用夹具里就可进行测试的TPQFP。在逻辑LSI 方面,不少开发品和高可靠品都封装在多层陶瓷QFP 里。引脚中心距为0.4mm、引脚数多为348 的产品也已问世。此外,也有用玻璃密封的陶瓷QFP(见11.9)。
    $ x& q& m+ f& F; Z8 p; K9 j- h9 ^  11.1 BQFP(quad flat package with bumper)
    , c5 Y* H+ f: S4 X) r" d( F" M  带缓冲垫的四侧引脚扁平封装。QFP 封装之一,在封装本体的四个角设置突起(缓冲垫)以防止在运送过程中引脚发生弯曲变形。美国半导体厂家主要在微处理器和ASIC 等电路中采用此封装。引脚中心距0.635mm,引脚数从84 到196左右。
    - g- t  Y- a! Q+ @1 i) y% n  11.2 QIC(quad in-line ceramic package); d% ]) _7 j, R
      陶瓷QFP 的别称。部分半导体厂家采用的名称。+ v; l4 e% a, ~! h
      11.3 QIP(quad in-line plastic package)
    ) o4 b5 ?* w+ E  塑料QFP 的别称。部分半导体厂家采用的名称。
      y, L: D+ j# a% U9 U  11.4 PFPF(plastic flat package)5 c0 m7 [4 d4 A. F; c. o4 B4 x
      塑料扁平封装。塑料QFP 的别称。部分LSI 厂家采用的名称。
    6 O2 _' t* V0 r: ]# ^  11.5 QFH(quad flat high package)
    3 h& B: `  c/ M! y( s6 \2 i  四侧引脚厚体扁平封装。塑料QFP 的一种,为了防止封装本体断裂,QFP 本体制作得较厚。部分半导体厂家采用的名称。. ~+ }  W0 S. n) k8 B! y
      11.6 CQFP(quad fiat package with guard ring)
    2 S/ U$ m" g9 b! L; I  带保护环的四侧引脚扁平封装。塑料QFP 之一,引脚用树脂保护环掩蔽,以防止弯曲变形。 在把LSI 组装在印刷基板上之前,从保护环处切断引脚并使其成为海鸥翼状(L 形状)。这种封装在美国Motorola 公司已批量生产。引脚中心距0.5mm,引脚数多为208 左右。4 a' \; c. `+ a% R
      11.7 MQUAD(metal quad)
    ) S6 o# E5 v8 J: f( C4 ]. G% n5 B  美国Olin 公司开发的一种QFP 封装。基板与封盖均采用铝材,用粘合剂密封。在自然空冷条件下可容许2.5W~2.8W 的功率。日本新光电气工业公司于1993 年获得特许开始生产。
    0 \! P; j( c: m) O  11.8 L-QUAD( T* C4 k4 D. m1 }
      陶瓷QFP之一。封装基板用氮化铝,基导热率比氧化铝高7~8 倍,具有较好的散热性。封装的框架用氧化铝,芯片用灌封法密封,从而抑制了成本。是为逻辑LSI 开发的一种封装,在自然空冷条件下可容许W3的功率。现已开发出了208 引脚(0.5mm 中心距)和160 引脚(0.65mm 中心距)的LSI 逻辑用封装,并于1993 年10 月开始投入批量生产。1 W: A. a9 L  ~/ N, X/ `7 w
      11.9 Cerquad
    9 H9 d+ m8 o  W; {, ^! J1 J  表面贴装型封装之一,即用下密封的陶瓷QFP,用于封装DSP 等的逻辑LSI 电路。带有窗口的Cerquad 用于封装EPROM 电路。散热性比塑料QFP 好,在自然空冷条件下可容许1.5~2W的功率。但封装成本比塑料QFP 高3~5 倍。引脚中心距有1.27mm、0.8mm、0.65mm、0.5mm0.4mm 等多种规格。引脚数从32 到368。
    # ~$ U; p1 Y+ \+ J7 L  12、QFG (quad flat J-leaded package)四侧J 形引脚扁平封装8 y" n) S) k1 W! h' Y
      表面贴装封装之一。引脚从封装四个侧面引出,向下呈J 字形。是日本电子机械工业会规定的名称。引脚中心距1.27mm。材料有塑料和陶瓷两种。
    ) m( o: {; F- h  塑料QFJ 多数情况称为PLCC(plastic leaded chip carrier),用于微机、门陈列、DRAM、ASSP、OTP 等电路。引脚数从18 至84。4 E5 O- e7 S" m% W+ r% E
      陶瓷QFJ 也称为CLCC(ceramic leaded chip carrier)、JLCC(J-leaded chip carrier)。带窗口的封装用于紫外线擦除型EPROM 以及带有EPROM 的微机芯片电路。引脚数从32 至84。
    ; y$ Q. X6 H7 n! s" C+ |" c6 h' x  13、QFN(quad flat non-leaded package)
    / D$ ^3 H7 Q7 M5 S, w  QFN(quad flat non-leaded package)) F8 e. s0 X8 l; p+ {2 `
      四侧无引脚扁平封装,表面贴装型封装之一,是高速和高频IC 用封装。现在多称为LCC。QFN 是日本电子机械工业会规定的名称。封装四侧配置有电极触点,由于无引脚,贴装占有面积比QFP 小,高度比QFP低。但是,当印刷基板与封装之间产生应力时,在电极接触处就不能得到缓解。因此电极触点难于做到QFP的引脚那样多,一般从14 到100 左右。
    . W5 c9 I* p) @2 P( }5 W7 U5 _  材料有陶瓷和塑料两种。当有LCC 标记时基本上都是陶瓷QFN。电极触点中心距1.27mm。塑料QFN 是以玻璃环氧树脂印刷基板基材的一种低成本封装。电极触点中心距除1.27mm 外,还有0.65mm 和0.5mm 两种。这种封装也称为塑料LCC、PCLC、P-LCC 等。) J, F' ]! Q7 P8 G: I$ L4 `1 I
      13.1 PCLP(printed circuit board leadless package)
    0 L% g, j  s% r+ v5 W' J8 T7 W" M9 \  印刷电路板无引线封装。日本富士通公司对塑料QFN(塑料LCC)采用的名称。引脚中心距有0.55mm 和0.4mm 两种规格。目前正处于开发阶段。5 ?, `' W6 ]3 O1 q4 e; ~% y
      13.2 P-LCC(plastic teadless chip carrier)(plastic leaded chip currier)& I. M' w* f7 O6 I! n) Z, a$ |0 M
      有时候是塑料QFJ 的别称,有时候是QFN(塑料LCC)的别称(见QFJ 和QFN)。部分LSI 厂家用PLCC 表示带引线封装,用P-LCC 表示无引线封装,以示区别。
    * [8 Z" P7 L$ z7 Q, S- p  14、QFI(quad flat I-leaded packgage)四侧I 形引脚扁平封装
      m( ^1 m6 F! T  表面贴装型封装之一。引脚从封装四个侧面引出,向下呈I 字。也称为MSP(mini square package)。贴装与印刷基板进行碰焊连接。由于引脚无突出部分,贴装占有面积小于QFP。 日立制作所为视频模拟IC 开发并使用了这种封装。此外,日本的Motorola 公司的PLL IC也采用了此种封装。引脚中心距1.27mm,引脚数从18 于68。
    ; _/ R1 U2 N8 }! r- t) x  15、TCP(Tape Carrier Package)薄膜封装TCP技术
    : p8 I/ [* c: p8 B4 T1 Y) B+ V8 |3 H  TCP(Tape Carrier Package)8 ]2 S; J0 p) h2 c9 V, y
      主要用于Intel Mobile Pentium MMX上。采用TCP封装技术的CPU的发热量相对于当时的普通PGA针脚阵列型CPU要小得多,运用在笔记本电脑上可以减小附加散热装置的体积,提高主机的空间利用率,因此多见于一些超轻薄笔记本电脑中。但由于TCP封装是将CPU直接焊接在主板上,因此普通用户是无法更换的。) v: l2 G- ]3 h# W( m  P
      15.1 DTCP(dual tape carrier package)& {& k% w* y+ t; i
      双侧引脚带载封装。TCP(带载封装)之一。引脚制作在绝缘带上并从封装两侧引出。由于利用的是TAB(自动带载焊接)技术,封装外形非常薄。常用于液晶显示驱动LSI,但多数为定制品。6 _& [/ H; |# E+ W' ~' |
      另外,0.5mm 厚的存储器LSI 簿形封装正处于开发阶段。在日本,按照EIAJ(日本电子机械工业)会标准规定,将DTCP 命名为DTP。
    6 m( O! I( h' T, I7 z! C0 E/ L  15.2 QTCP(quad tape carrier package)
      r9 z4 e6 U7 _8 V8 \- P; g# K  四侧引脚带载封装。TCP 封装之一,在绝缘带上形成引脚并从封装四个侧面引出。是利用TAB技术的薄型封装。在日本被称为QTP(quad tape carrier package)。
    1 w8 u$ p4 E. g: i  C  15.3 Tape Automated Bonding (TAB)卷带自动结合技术
    & V# f) `2 W9 e( r; J! J$ e. a  Tape Automated Bonding (TAB)卷带自动结合是一种将多接脚大规模集成电路器(IC)的芯片(Chip),不再先进行传统封装成为完整的个体,而改用TAB载体,直接将未封芯片黏装在板面上。即采"聚亚醯胺"(Polyimide)之软质卷带,及所附铜箔蚀成的内外引脚当成载体,让大型芯片先结合在"内引脚"上。经自动测试后再以"外引脚"对电路板面进行结合而完成组装。这种将封装及组装合而为一的新式构装法,即称为TAB法。
      }2 k% N" }* D  E( Y! M! l' _  16、PGA(pin grid array)
    - n- F% b; Q9 g% s8 u' o  PGA(pin grid array)
    4 j! G* [9 T( u' h  陈列引脚封装。插装型封装之一,其底面的垂直引脚呈陈列状排列。封装基材基本上都采用多层陶瓷基板。在未专门表示出材料名称的情况下,多数为陶瓷PGA,用于高速大规模逻辑LSI 电路。成本较高。引脚中心距通常为2.54mm,引脚长约3.4mm,引脚数从64 到447 左右。为降低成本,封装基材可用玻璃环氧树脂印刷基板代替。也有64~256 引脚的塑料PGA。另外,还有一种引脚中心距为1.27mm, 引脚长度1.5mm~2.0mm的短引脚表面贴装型PGA(碰焊PGA), 比插装型PGA 小一半,所以封装本体可制作得不怎么大,而引脚数比插装型多(250~528)。3 `4 y# y) w4 Q, ^2 R7 @
      17、LGA(land grid array)- q" C$ ~5 ^3 R2 s% |* a; Y
      LGA(land grid array)4 u& _1 b- |) h7 ]7 \
      触点陈列封装。即在底面制作有阵列状态坦电极触点的封装。装配时插入插座即可。现已实用的有227 触点(1.27mm 中心距)和447 触点(2.54mm 中心距)的陶瓷LGA,应用于高速逻辑LSI 电路。LGA 与QFP 相比,能够以比较小的封装容纳更多的输入输出引脚。另外,由于引线的阻抗小,对于高速LSI 是很适用的。
    $ l4 a+ \8 ]7 d5 Q/ x) b5 f0 T, l  18、芯片上引线封装
    ' e5 _* b' i2 p3 d7 i  LSI 封装技术之一,引线框架的前端处于芯片上方的一种结构,芯片的中心附近制作有凸焊点,用引线缝合进行电气连接。与原来把引线框架布置在芯片侧面附近的结构相比,在相同大小的封装中容纳的芯片达1mm 左右宽度。4 Y6 Q, i$ ^% m3 K
      19、QUIP(quad in-line package)
    $ \, Y4 X/ C$ Y, P1 b. _$ U8 a; N  四列引脚直插式封装,又称QUIL(quad in-line)。引脚从封装两个侧面引出,每隔一根交错向下弯曲成四列。引脚中心距1.27mm,当插入印刷基板时,插入中心距就变成2.5mm。因此可用于标准印刷线路板。是比标准DIP 更小的一种封装。日本电气公司在台式计算机和家电产品等的微机芯片中采用了些种封装。材料有陶瓷和塑料两种。引脚数64。9 e/ k9 `; q  _+ E7 |
      20、SOP(small Out-Line package)/ Y) g4 i  c/ z* d% a$ B1 J" R
      小外形封装。表面贴装型封装之一,引脚从封装两侧引出呈海鸥翼状(L 字形)。材料有塑料和陶瓷两种。另外也叫SOL(Small Out-Line L-leaded package)、DFP(dual flat package)、SOIC(smallout-line integrated circuit)、DSO(dual small out-lint)国外有许多半导体厂家采用此名称。3 h" H$ k) N0 v+ M
      SOP 除了用于存储器LSI 外,也广泛用于规模不太大的ASSP 等电路。在输入输出端子不超过10~40 的领域,SOP 是普及广的表面贴装封装。引脚中心距1.27mm,引脚数从8~44。
    , w6 D8 _; D- v' a5 z7 |! \  随着SOP的发展逐渐派生出了:
    9 Y3 j: Z. m  x% G9 d" }( v  引脚中心距小于1.27mm 的SSOP(缩小型SOP);6 \0 M* f8 M! B/ k% Z6 G8 i
      装配高度不到1.27mm 的TSOP(薄小外形封装);
      L5 h# B% e& b  I  VSOP(甚小外形封装);TSSOP(薄的缩小型SOP);  u& K9 Z0 b# G
      SOT(小外形晶体管);带有散热片的SOP称为HSOP;& ^9 J9 B' A. T1 d# `: C8 f
      部分半导体厂家把无散热片的SOP 称为SONF(Small Out-Line Non-Fin);
    * F5 e  D- g$ z7 t+ `  部分厂家把宽体SOP称为SOW (SmallOutlinePackage(Wide-Jype)
    : M; s2 |0 z* ?0 ^: a% P  21、MFP(mini flat package)小形扁平封装) K' F8 `* H# F3 u- A$ C, Q1 F
      塑料SOP 或SSOP 的别称。部分半导体厂家采用的名称。
    ; m% z( {: l' c* W: F0 B  22、SIMM(single in-line memory module)
    + O; r+ q3 u) k* _; ]" @  SIMM(single in-line memory module); w6 d& T8 ]0 x
      单列存贮器组件。只在印刷基板的一个侧面附近配有电极的存贮器组件。通常指插入插座的组件。标准SIMM 有中心距为2.54mm 的30 电极和中心距为1.27mm 的72 电极两种规格。在印刷基板的单面或双面装有用SOJ 封装的1 兆位及4 兆位DRAM 的SIMM 已经在个人计算机、工作站等设备中获得广泛应用。至少有30~40%的DRAM 都装配在SIMM 里。
    % Q: }. ~; q7 Z$ m  23、DIMM(Dual Inline Memory Module)双列直插内存模块
    7 {) Z7 u4 I% ?/ `, g4 @* @' q  DIMM(Dual Inline Memory Module)
    ; ~' L) x3 {# l0 R, E  与SIMM相当类似,不同的只是DIMM的金手指两端不像SIMM那样是互通的,它们各自独立传输信号,因此可以满足更多数据信号的传送需要。同样采用DIMM,SDRAM 的接口与DDR内存的接口也略有不同,SDRAM DIMM为168Pin DIMM结构,金手指每面为84Pin,金手指上有两个卡口,用来避免插入插槽时,错误将内存反向插入而导致烧毁;DDR DIMM则采用184Pin DIMM结构,金手指每面有92Pin,金手指上只有一个卡口。卡口数量的不同,是二者为明显的区别。
    6 @! }9 a6 }- b" z7 c( u! Y0 P  DDR2 DIMM为240pin DIMM结构,金手指每面有120Pin,与DDR DIMM一样金手指上也只有一个卡口,但是卡口的位置与DDR DIMM稍微有一些不同,因此DDR内存是插不进DDR2 DIMM的,同理DDR2内存也是插不进DDR DIMM的,因此在一些同时具有DDR DIMM和DDR2 DIMM的主板上,不会出现将内存插错插槽的问题。
    " C7 ]; ^8 W) F; z$ I  24、SIP(single in-line package)
    " I5 s8 j- Y5 C  SIP(single in-line package)
    3 i7 i' D8 z3 `+ y6 v7 w( ?  单列直插式封装。欧洲半导体厂家多采用SIL (single in-line)这个名称。引脚从封装一个侧面引出,排列成一条直线。当装配到印刷基板上时封装呈侧立状。引脚中心距通常为2.54mm,引脚数从2 至23,多数为定制产品。封装的形状各异。也有的把形状与ZIP 相同的封装称为SIP。
    ' V  K( z' g' Z5 I  25、SMD(suRFace mount devices)* j3 r9 Q! ?8 m' c% S$ G
      SMD(surface mount devices)
    ; j2 i& D  E4 W) f$ T  表面贴装器件。偶而,有的半导体厂家把SOP 归为SMD。# t  S6 g; \, B( l4 N6 t: N: M, q: d
      26、SOI(small out-line I-leaded package)
    ' G) P" V. \" B  r  I 形引脚小外型封装。表面贴装型封装之一。引脚从封装双侧引出向下呈I 字形,中心距1.27mm。贴装占有面积小于SOP。日立公司在模拟IC(电机驱动用IC)中采用了此封装。引脚数26。4 B* a- w! ^  }  q
      27、SOJ(Small Out-Line J-Leaded Package)
    + a/ B8 h, l7 o0 k  SOJ(Small Out-Line J-Leaded Package)4 d( s2 P# l& O! U: C7 o4 ?' X
      J 形引脚小外型封装。表面贴装型封装之一。引脚从封装两侧引出向下呈J 字形,故此得名。 通常为塑料制品,多数用于DRAM 和SRAM 等存储器LSI 电路,但绝大部分是DRAM。用SOJ封装的DRAM 器件很多都装配在SIMM 上。引脚中心距1.27mm,引脚数从20 至40(见SIMM)。
    2 c+ e! Q' v, h  28、TO packageTO型封裝
    " i2 B% _! ^! W0 e* A$ A3 V  TO packageTO
    8 D0 I+ B( f% k  T5 `  它的底盘是一块圆型金属板,然后放上一片小玻璃并予加热,使玻璃熔化后把引线固定在孔眼,此孔眼和引线的组合称为头座,于是先在头座上面镀金,则因集成电路切片的底面也是镀金,所以可藉金,锗焊腊予以焊接;焊接时,先将头座预热,使置于其中的焊腊完全熔化,再将电路切片置于焊腊上,经冷却后两者就形成很好的接合。
    5 ^4 v1 H4 K! A1 k# S
    / j+ v# _0 q  @

    该用户从未签到

    2#
    发表于 2021-4-9 13:49 | 只看该作者
    一共28种  很详细了

    该用户从未签到

    3#
    发表于 2021-4-9 17:08 | 只看该作者
    在便携式电话等设备中被采用,随后在个人计算机中普及。初,BGA 的引脚(凸点)中心距为1.5mm,引脚数为225。现在也有一些LSI 厂家正在开发500 引脚的BGA。BGA 的问题是回流焊后的外观检查。美国Motorola公司把用模压树脂密封的封装称为MPAC,而把灌封方法密封的封装称为GPAC。

    该用户从未签到

    4#
    发表于 2021-4-10 09:38 | 只看该作者
    来点图就更好了% r) }1 h" [$ `9 f6 W/ Z

    该用户从未签到

    5#
    发表于 2021-4-19 18:33 | 只看该作者
    板上芯片封装,是裸芯片贴装技术之一,半导体芯片交接贴装在印刷线路板上,芯片与基板的电气连接用引线缝合方法实现,并用树脂覆盖以确保可靠性。
    ' Q- h6 i2 m/ J0 q( ~  q! f" H
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-9 19:37 , Processed in 0.140625 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表