找回密码
 注册
关于网站域名变更的通知
查看: 394|回复: 1
打印 上一主题 下一主题

9个常被忽略的ADC技术指标

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-4-2 14:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
任何器件选型,你都不可能对所有相关的技术指标面面俱到完全兼顾。对于ADC也是一样,但是到底有哪些指标值得你的关注?哪些指标不可忽略?选择转换器时,工程师通常只关注分辨率、信噪比(SNR)或者谐波。这些虽然很重要,但其他技术指标同样举足轻重。
9 z. K' {6 K. ~ADI系统应用工程师Brad Brannon指出了9个常被忽略的ADC技术指标。一起来看看,你常忽略了哪些?. a: v6 p# \. `7 i* Q) G
分辨率
+ O! Z4 H2 J9 ^! j, m分辨率可能是最易被误解的技术指标,它表示输出位数,但不提供性能数据。部分数据手册会列出有效位数(ENOB),它使用实际SNR测量来计算转换器的有效性。一种更加有用的转换器性能指标是噪声频谱密度(NSD),单位为dBm/Hz或HznV。NSD可以通过已知的采样速率、输入范围、SNR和输入阻抗计算得出(dBm/Hz)。已知这些参数,便可选择一款转换器来匹配前端电路的模拟性能,这种选择ADC的方法比仅仅列出分辨率更有效。
; A9 j$ N7 a3 c2 F许多用户还会考虑杂散和谐波性能,这些都与分辨率无关,但转换器设计人员一般要调整他们的设计,使谐波与分辨率相一致。
( j5 q5 U+ y; r; y' g$ @电源抑制
. [- S1 {+ G  I" ^电源抑制(PSR)测量电源纹波如何与ADC输入合,显现在其数字输出上。如果PSR有限,相对于输入电平,电源线上的噪声将仅会受到30至50 dB的抑制。# Q! F$ ?! K1 u* I+ d
一般而言,电源上的无用信号与转换器的输入范围相关。例如,如果电源上的噪声是20 mV rms ,而转换器输入范围是0.7 Vrms,,则输入上的噪声是–31 dBFS。如果转换器的PSR为 30 dB,则相干噪声会在输出中显现为一条–61 dBFS谱线。在确定电源将需要多少滤波和去耦时,PSR尤其有用,PSR在医疗应用或工业应用等高噪声环境中非常重要。
# e; M7 l! ^- Y: _4 e" H共模抑制) X8 z6 R* w) E4 J1 x
共模抑制(CMR)测量共模信号存在时所引起的差模信号。许多ADC采用差分输入来实现对共模信号的高抗扰度,因为差分输入结构本身能抑制偶数阶失真产物。
0 o1 Q$ b) z$ d9 H& |与PSR一样,电源纹波、接地层上产生的高功率信号、混频器和RF滤波器RF泄漏以及能够产生高电场和磁场的应用会引入共模信号,虽然许多转换器未规定CMR,但他们通常具有50至80 dB的CMR。
' z/ ~% n0 j9 k4 C% Q) t% w时钟压摆率
9 J5 X3 G2 a1 b+ C# v6 H' e8 [时钟相关技术指标,尽管比较重要,但并不总是作出规定,而且可能难以确定。
+ r0 [% Z  ]% a$ T( A8 y! q+ F时钟压摆率是实现额定性能所需的最小压摆率。多数转换器在时钟缓冲器上有足够的增益,以确保采样时刻界定明确,但如果压摆率过低使得采样时刻很不确定,将产生过量噪声。如果规定最小输入压摆率,用户应满足该要求,以确保额定噪声性能。+ V& r0 b; R/ d, A: k
孔径抖动
1 C/ f: x0 r0 |6 C' F! Q" o* V孔径抖动是ADC的内部时钟不确定性。ADC的噪声性能受内部和外部时钟抖动限制。
' O) U7 h' z3 e* U% X- w! _在典型的数据手册中,孔径抖动仅限转换器。外部孔径抖动以均方根方式与内部孔径抖动相加。对于低频应用,抖动可能并不重要,但随着模拟频率的增加,由抖动引起的噪声问题变得越来越明显。如果不使用充足的时钟,性能将比预期要差。' g! }+ \) E9 C
除由于时钟抖动而增加的噪声以外,时钟信号中与时钟不存在谐波关系的谱线也将显现为数字化输出的失真。因此,时钟信号应具有尽可能高的频谱纯度。
- E+ w9 \! E0 {/ n7 f. E% |0 Y孔径延迟' [/ ]3 |! w7 D
孔径延迟是采样信号的应用与实际进行输入信号采样的时刻之间的时间延迟。此时间通常为纳秒或更小,可能为正、为负或甚至为零。除非知道精确的采样时刻非常重要,否则孔径延迟并不重要。
$ Q9 c; E$ E1 {$ w2 \0 j转换时间和转换延迟
9 U# X+ x( G; V转换时间和转换延迟是两个密切相关的技术指标。转换时间一般适用于逐次逼近型转换器(SAR),这类转换器使用高时钟速率处理输入信号,输入信号出现在输出上的时间明显晚于转换命令,但早于下一个转换命令。转换命令与转换完成之间的时间称为转换时间。# y, C9 b2 p! g4 B! R$ k
转换延迟通常适用于流水线式转换器。作为测量用于产生数字输出的流水线(内部数字级)数目的技术指标,转换延迟通常用流水线延迟来规定。通过将此数目乘以应用中使用的采样周期,可计算实际转换时间。( s- Z% H6 s7 K3 W
唤醒时间2 Z8 [0 o2 n: f) W7 Y: L) t/ w
为了降低功耗敏感型应用的功耗,器件通常在相对不用期间关断,这样做确实可以节省大量功耗,但器件重新启动时,内部基准电压源的稳定以及内部时钟的功能恢复都需要一定的时间,此时转换的数据将不满足技术指标。
( \; h, \# h9 b  T8 \$ |. y6 K输出负载2 M/ Q3 X! m- O& {/ }# q/ ~
输出负载,同所有数字输出器件一样,ADC,尤其是CMOS输出器件,规定输出驱动能力。出于可靠性的原因,知道输出驱动能力比较重要,但最佳性能一般是在未达到完全驱动能力时。* w+ k: i1 [; Y% ?
在高性能应用中,重要的是,将输出负载降至最低,并提供适当的去耦和优化布局,以尽可能降低电源上的压降。为了避免此类问题发生,许多转换器都提供LVDS输出。LVDS具有对称性,因此可以降低开关电流并提高总体性能。如果可以,应该使用LVDS输出以确保最佳性能。
7 g. K1 Q  P3 _! K8 H单调性
6 A/ U9 r2 }, `$ ~. a! h非单调性转换器是一种数字代码的斜率符号表现出局部变化的器件。因此,对于一个持续增加的模拟输入而言,数字输出表现出一个局部变化,其斜率从正变为负,再变回正。对于交流性能很重要的应用,非单调性表现一般不会有问题。但是,对于ADC是闭合环路一部分的应用,这种表现通常会导致环路不稳定和较差的性能。对于这类应用,应当仔细选择转换器,确保转换器满足单调性性能。
- j" m! e& `9 r1 H% _. J# |. H未规定标准6 k" Z+ n7 F7 G/ s4 X+ g
一个至关重要的未规定项目是PCB布局。虽然可规定内容的不多,但它会显著影响转换器的性能。例如,如果应用未能采用充足的去耦电容,就会存在过多的电源噪声。由于PSR有限,电源上的噪声会耦合到模拟输入中,并破坏数字输出频谱,如下图所示。
1 h9 P8 F5 X. M3 A6 Q

+ ]6 g# S) N1 t" }& Y电容与性能(左)和有限电容性能(右)
: O' C0 x3 {$ Z/ z, `" u; D* \( V
  • TA的每日心情
    开心
    2020-8-4 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-4-2 14:45 | 只看该作者
    时钟压摆率是实现额定性能所需的最小压摆率。多数转换器在时钟缓冲器上有足够的增益,以确保采样时刻界定明确,但如果压摆率过低使得采样时刻很不确定,将产生过量噪声。如果规定最小输入压摆率,用户应满足该要求,以确保额定噪声性能。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-9 00:07 , Processed in 0.140625 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表