|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
硬件工程师或Layout工程师在在画PCB中时,经常会遇到要修改封装或者是修改原理等操作。有的工程师膈在接在PCB中的ECO模式下修改,这样会造成原理图不同步。给生产和后期分析问题造成隐患,下面介绍一种我经常用到的修改原理图,然后由pads layout软件来自动修改pads lyaout的PCB的方法,如下:
7 \, ]6 y8 R# C" [ X$ M" a: p, N' G
一,比方我们要把PCB中的R55的封装中0402改为0805,如下图:, |) A0 y5 O5 Q; A2 W& v
" B2 y' w1 f: {1 V
7 ]0 ~; _, `2 z
* K! k. @2 B Z) C$ N5 z
2 v4 ?1 Y: b8 A0 ]
/ H% P: o c1 l; v7 w: V二,打开orcad原理图设计工具,把R55的封装修改为RES0805,如下图:$ Z, o; ?' z/ X( N) Y
# `: i z2 d' e4 z, E+ {' z1 \ y# z3 _4 v- m
' G% N' y7 T, N
# q4 H- W8 O/ v2 v2 S% T4 b- _三,保存设计,回到主菜单,在TOOL中选Create Netlist,如下图:
' E% S" U: Y" F1 a" t3 Y+ Q8 A) s
9 m2 ~9 G0 L+ c; S" l# Z! H0 h* f9 J7 R: @5 n3 X9 @7 i
0 r# N9 `2 U p/ Z: P0 m2 A
3 x, K/ y- f E& c0 A* `四,在弹出的新页面中选项如下图,把文件后缀名改为ASC,点确认:
' n) B1 u. R8 N' `2 K' @& s( a4 F- G; G
/ z* P, o: q) w6 ]( N5 X
2 @* C* ]; A, N
% D) \7 U: r8 {7 p+ {) S1 J1 ^+ n+ }0 H/ m& @- [% k
五,再回到PADS软件,新开一个窗口,在文件菜单中选点导入刚才生成的网络表,如下图:+ r, g. k5 U) l6 H5 o6 \
/ Y8 |' z" T0 Z6 P( X0 j4 [
( B; O" k# x/ i3 g* y
% W) q9 P3 @- g5 P7 C8 u3 z# A. U% _
, I% Z3 U- \4 B1 R5 B9 d0 A) \! _5 U
六, 导入的新PCB另存为,并记住文件名和存储路径。且在导入时不能有错误提示,有则需要解决错误才能下一步:
# n: m1 S$ U& |1 ~! A2 E
? b( c5 S" G: T: I, H, l" \
- P* \- q. R2 b( ^4 u+ R& y1 g
8 j$ Y+ j* u1 `+ q, _6 u6 q5 Z: B: ~) y3 s9 D% l, h* h; F; V
' V( ?' D- B1 t1 C: n3 W七,打开需要更改的PCB原档案,在工具中选对比(ECO),如下图:
) z' ~7 \ d4 x- [) k3 N0 q Y7 |* \# Z1 q; M1 ^
1 R9 Y: `4 z: P$ H; P4 P: n
2 |% o1 Y7 O9 {& q, z+ U7 |1 h
6 V K- ]7 @2 ^$ d9 r$ M7 U
& `; Q# K9 I5 B) ~4 s3 M八,在文件菜单中选导入,导入刚才生成的差异文档到PCB档案中:
% A' K4 h) Q) B6 y$ B
" Y1 R. {8 h1 G1 `1 y& J" g, R# e
% N' m( j5 e( v) F: r& q; a I# A% J" g$ g4 Q" k
$ _( T0 D E. D9 \4 H: [! t5 G九,到这一步,可以看到R55已经被修改为0805的封装:+ N' [/ f# U( }* x: B0 ^& g
! z3 c% c# P: X- g. O, h5 @
' G- w; A0 \3 P5 x$ v0 W- b% `: e t1 a7 B. \' a3 }
f0 B! o+ v Q1 A7 S9 l' [* |1 k6 a
以上是用一个电阻作为例子来演示修改过程,其他修改可以参照这个方法修改。不要直接在PCB中修改元件封装或电路连接更是不可以在PCB中直接修改。
5 x2 X5 C2 A3 A+ M' l8 e6 E% { |
|