TA的每日心情 | 开心 2020-11-27 15:59 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
请问GDDR6 SI 相关的要求和规范在哪里下载?比如现在对一个高速电路的插座socket 要跑SI simulation, socket 上的Pin 已选型 (plastic的或coxial ), 需要提SI 的要求,比如/ P0 \2 m# ~# c# D
insertion loss, return loss, crosstalk 等。 在网上搜索GDDR6 SPEC, 没有发现对以上信号完整性参数的规范要求和数值 (多少db)我想了解PSNEXT PSFEXT 的db 要求, 有老师或热心人可以回答吗?最好是PCIE5, HDMI,USB 等高速信号都有的规范, 即具体规定链路中以上信号SI 的要求。所谓end to end 端到端的db loss 中, 具体到scoket 的db loss 是如何定义的, 因为链路中经过BGA package PIN TX out -->Socket pin-->PCB trace-->loop back 回环元件-->relay--> BGA package PIN RX Pin. 所以或许可以这样问:整个链路有total db loss 要求, 具体到其中某个环节(比如socket pin)其SI db loss是如何规定和提出的, 依据是什么?多谢!
/ B. L& Z! x9 L' e |
|