|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
' z4 |) c: y* q* O摘要:对积分算法低通滤波器进行了理论分析,通过加Hamming窗对其进行了改进,使其频谱泄漏有了很大改善.分析了并行结构滤波器的实现方法以及可行性,在FPGA器件上对该算法实现并行设计,给出了硬件具体实现模块.从实验结果可以看出,这种改进滤波器实现结构的算法可以灵活地处理综合的面积和速度的约束关系,使最后的设计达到最优.# Z* N5 B/ I4 R. R& G" z1 b; g
关键词:积分滤波器;Verilog-HDL: FPGA;并行结构
T- _) S$ F9 ]0 |: v- T/ i+ J9 q$ |( F4 N
常见数字低通滤波器的设计方法有IIR滤波器、FIR滤波器和积分算法滤波器.IIR滤波器可用比 FIR滤波器较少的阶数来满足设计指标1],但IIR滤波器主要是设计规格化的、频率特性为分段常数的低通、高通、带通、带阻和全通滤波器.而FIR滤波器可适应各种幅频特性的要求,但是FIR为非递归型结构,截止频率特性差,要用较高的阶数才能达到指定的设计指标,需要进行大量的卷积和运算.积分滤波在实现低通滤波器时,可用很少的采样点完成计算,所以在低通滤波时,有着广泛的应用.1积分滤波算法的改进
6 a2 h) M1 W0 w2 X普通积分滤波算法的计算公式为/ }8 M( y1 ?! N0 b. h9 {: _/ C% o x
( \) b2 D- X0 `: Z7 Y' w% ~9 z
/ J8 n/ [! f7 e9 n. p# v' Q
9 X( n0 ?% p1 C% @+ Q; q! B) Z, O |
|