找回密码
 注册
关于网站域名变更的通知
查看: 548|回复: 4
打印 上一主题 下一主题

PCB走线为什么要遵循3W原则?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-11-27 17:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
  PCB走线为什么要遵循3W原则?+ ^9 T# X! H0 }, z
6 g* u" w% F" m, l/ I
  在PCB设计中,对于强干扰信号线和对干扰很敏感的信号线产生的串扰,会存在于走线之间,这种不良影响不仅与时钟或周期信号有关,而且也会对系统中其他的重要走线,数据线、地址线、控制线和IO产生影响。为了减少线间串扰,应保证线间距足够大,当线中心间距不少于3倍线宽时,则可保持70%的电场不互相干扰,这称为3W规则。如要达到98%的电场不互相干扰,可使用10W的间距。8 d# v0 z) r+ L

- a( I, R) l1 p& g+ o$ R  3W原则的成立条件0 h! f+ l" s6 p; Y# c& f7 y
  3W原则虽然容易记,但要强调一点,这个原则成立是有先前条件的。从串扰成因的物理意义考量,要有效防止串扰,该间距与叠层高度、导线线宽相关。对于四层板,走线与参考平面高度距离(5~10mils),3W是够了;但双层板,走线与参考层高度距离(45~55mils),3W对高速信号走线可能不够,3W原则一般是在50欧特征阻抗传输线条件下成立。) @( q. X( p, S6 A  L
" A! A5 B& Y2 z" }: I, c
  3W原则不能完全避免串扰$ d* F( ^. m1 |
  3W原则是一种防止串扰的一种方法,但此方法仅作为一种参考,并作为理解如何防止串扰的一种启发。在实际PCB设计中,3W原则并不能完全满足避免串扰的要求。按实践经验,如果没有屏蔽地线的话,印制信号线之间大于1cm以上的距离才能很好地防止串扰。因此,在PCB线路布线时,就需要在噪声源信号(如时钟走线)与非噪声源信号线之间,及受EFTlB、ESD等干扰的“脏“线与需要保护的“干净”线之间,不但要强制使用3W原则,而且还要进行屏蔽地线包地处理,以防止串扰的发生。此外,不是所有PCB上的走线都必须遵循3W布线原则。使用这一设计指导原则,在PCB布线前,决定哪些条走线必须使用3W原则是十分重要的。
6 y$ u3 u, _1 v5 A$ e, O9 |- W' V& E/ c( C
  最后总结一点,3W原则是指多个高速信号线长距离走线的时候,其间距应该遵循3W原则,例如时钟线,差分线,视频、音频信号线,复位信号线及其他系统关键电路需要遵循3W原则,而并不是板上所有的布线都要强制符合3W原则。/ \9 s9 x# C6 I: k% @

" N! E* |5 y# E% a

该用户从未签到

2#
发表于 2020-11-27 17:48 | 只看该作者
在PCB线路布线时,就需要在噪声源信号(如时钟走线)与非噪声源信号线之间,及受EFTlB、ESD等干扰的“脏“线与需要保护的“干净”线之间,不但要强制使用3W原则,而且还要进行屏蔽地线包地处理,以防止串扰的发生
  • TA的每日心情
    慵懒
    2022-12-26 15:28
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2020-11-27 18:21 | 只看该作者
    3W原则可以降低串扰
    头像被屏蔽
  • TA的每日心情
    开心
    2025-1-23 15:05
  • 签到天数: 17 天

    [LV.4]偶尔看看III

    4#
    发表于 2020-11-28 12:33 | 只看该作者
    提示: 作者被禁止或删除 内容自动屏蔽

    该用户从未签到

    5#
    发表于 2020-11-28 13:24 | 只看该作者
    3W原则可以降低串扰
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-27 16:26 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表