|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
高速信号完整性及Checklist 5 \# a: W9 }; b6 I: ^
1.信号完整性概述) h' K0 {9 L7 J" C' Z& ]0 ~, G, T
1.1信号完整性应用环境
# @8 ^, Z5 Q0 p. B, W. n( z- P对于低频设计,互联和板层的影响可以不考虑,信号完整性主要是针对高速电路,高速电路有两个方面的含义。
3 s5 t# c$ |( }% b( T一方面是频率高,通常认为数字电路的频率达到或超过45MHz至50MHz,并且工作在这个频率之上的电路已经占到了整个电路的三分之一,就称为高速电路。
$ |% T( P- ~2 n; r) l; t: y2 T3 {另一方面是对高速进行了量化的定义,当电路中的数字信号在传输线上的延迟大于1/6的上升时间时,也被称为高速电路。' B9 P/ E/ P) l6 \( e' z5 S) x8 X/ n
1.2 广义的信号完整性" j" O' }& F+ Q
/ H1 c+ x k! ?( K1 x) m信号完整性研究的对象是数字信号,数字信号的非理想退化呈现一种模拟效应。其原因是非常短的数字前后沿包含丰富的高频成分,数字信号也因此被称为宽带信号。'! E' v* n$ y1 S/ Y
: o" j" W! E# Z/ `+ M- c
0 i* X3 x9 A' X1 ~3 s7 h+ B! _ |
5 D3 {/ {; e8 G4 e U' N" Y |
|