找回密码
 注册
关于网站域名变更的通知
查看: 1527|回复: 8
打印 上一主题 下一主题

请了解的通知推荐一款时钟延迟芯片,谢谢。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-11-2 15:32 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
可以称作时钟延迟芯片吧,作用是恢复时钟的相位,使时钟输出与输入的相位相同,以保证同步。
- c3 U3 K$ _7 s) b& c, h8 x有这样的芯片吗?若有,您给我推荐一款吧。' I5 l! U, O5 k8 U
谢谢。
6 _5 \. }* _+ g& Z6 K

该用户从未签到

2#
 楼主| 发表于 2010-11-2 15:33 | 只看该作者
不好意思,打错字了“同志”

该用户从未签到

3#
发表于 2010-11-2 20:15 | 只看该作者
你说的是零延迟时钟缓冲器吧?这类芯片TI,安森美,IDT比较多吧。

该用户从未签到

4#
 楼主| 发表于 2010-11-3 15:19 | 只看该作者
谢谢。
  v! z- g$ X( {不是零延时,零延时的话,无法通过延时恢复相位。我的时钟拓扑结构是这样的,5 S7 t& ~+ L$ l7 a3 B
外部单端时钟输入与板载晶振时钟,经过芯片做二选一处理,然后输出,这个输出也是单端时钟(相位发生了改变),我想通过一个延时芯片,来恢复时钟相位,作为下一级电路的输入时钟,这样就可以保证两级时钟输入同步。& ~  y3 d. K9 q' c* u2 Q

1 t" G) f! ^& c, c6 K6 C如果是零延迟缓冲器,无法恢复相位,还是不能保持同步。对吧?
  • TA的每日心情
    奋斗
    2019-11-21 15:17
  • 签到天数: 1 天

    [LV.1]初来乍到

    5#
    发表于 2010-11-8 19:48 | 只看该作者
    用硬线直接连的开关芯片而不是经过电路的就不会产生相位的改变,例如 ti ,安森半导体就有很多;- H  y1 ^5 v5 C2 \: V# s% o
    FPGA芯片内部有DCM电路可以调整时钟相位

    该用户从未签到

    6#
     楼主| 发表于 2010-11-9 09:19 | 只看该作者
    谢谢。

    该用户从未签到

    7#
    发表于 2010-11-9 21:54 | 只看该作者
    我想了想,零延迟缓冲器应该是能满足你的要求的,这类芯片有很多带有时钟选择功能的。

    该用户从未签到

    8#
    发表于 2010-11-9 22:16 | 只看该作者
    这个不能叫做0延迟的概念,是PLL锁相的概念。. ?! K$ u; m" `& f4 A
    ' m1 F; x, ^. g& a5 }
    如果不想用商业芯片,可以用比较器+D触发器来设计,你去看看数字电路中PLL是如何设计的就知道。) K0 W, o; |7 z9 s
    / i0 M; R' N. f0 {2 O7 R
    如果是做产品,这个锁相的精度,锁定的时间,环路的稳定度,保持的精度都是你要考虑的。

    该用户从未签到

    9#
     楼主| 发表于 2010-11-11 14:28 | 只看该作者
    楼上说的很对。
      e$ w! C  N. V的确不是0延迟的概念,如果是0延迟的话,时钟的相位如果恢复。8 I4 ?# j: r- |9 |
    我正是想通过延迟时钟,来恢复出相位。
    & J& d9 B; ]4 D3 z+ \. E# P2 p! ~9 V我已初步确定使用安森美的芯片,可没有找到恰当的,您了解的话能给我推荐一款这样的芯片吗?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-21 01:17 , Processed in 0.109375 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表