|
策略∶保持信号在整个路径中感受到的瞬时阻抗不变。设计规则 |
1 | 使用可控阻抗走线。 |
2 | 理想情况下,所有的信号应使用低电压平面作为返回平面。 |
3 | 如果使用不同的电压平面作为信号的返回平面,则这些平面之间必须是紧耦合的。为此,用最薄的介质材料将不同的电压平面隔开,并使用多个电感量小的去耦电容器。 |
4 | 使用二维场求解器计算给定特性阻抗的层叠设计规则,其中要考虑阻焊层和线条厚度的影响。 |
5 | 在点到点拓扑结构中,无论单向的还是双向的,都要使用串联端接策略。 |
6 | 在多点总线中要端接总线上的所有节点。 |
7 | 保持桩线的时延小于最快信号的上升边的20%。 |
8 | 端接电阻器应尽可能接近封装焊盘。 |
9 | 如果10F电容的影响不要紧,就不用担心拐角的影响。 |
10 | 每个信号都必须有返回路径,它位于信号路径的下方,其宽度至少是信号线宽的3倍 |
11 | |
12 | |
13 | |
14 | 在上升边小于1ns的系统中,不要使用轴向引脚电阻器,应使用SMT电阻器并使其回路电感最小。 |
15 | 当上升边小于150ps时,尽可能减小端接SMT电阻器的回路电感,或者采用集成电阻器和嵌人式电阻器。 |
16 | 过孔通常呈容性,减小捕获焊盘和增加反焊盘出砂孔的直径,则可以减小过孔的影响, |
17 | 可以考虑给低成本连接器的焊盘添加一个小电容器,以补偿它的高电感 |
18 | 在走线时,使所有差分对的差分阻抗为一个常量。 |
19 | 在差分对中,尽量避免不对称性,所有走线都应该如此。 |
20 | 如里关分对中的线间距发生改变,则应调整线宽以保持差分阻抗不变 |
21 | |
22 | |
23 | |
24 | 在决定到底采用边缘翘合差分还是宽边耦合差分对时,应考虑布线的密度、电路板的厚度等制约因素,以及加工厂家对叠层厚度的控制能力。如果做得比较好,那么它们是等效的O |
25 | 对于所有的板级差分对,平面上存在很大的返回电流,所以要尽址避免返回路径中的所有突变。如果有突变,对差分对中的每条线就要做同样的处理。 |
26 | 如果接收器的共模抑制比很低,就要考虑端接共模信号。端接共模信号并不能消除共模信号,只是减小它的振铃。 |
27 | |
28 | |
29 | |
30 | 如果损耗很重要,则应尽量做到使容性突变最小化。 |
31 | 如果损耗很重要,则应设计信号过孔使其具有50 ft的阻抗,这样做意味着可以尽可能地减小桶壁尺寸,减小捕获焊盘尺寸,增加反焊盘出砂孔的尺寸。 |
32 | 如果损耗很重要,则应尽可能使用低耗散因子的叠层。 |
33 | 如果损耗很重要,则应考虑采用预加重和均衡化措施。 |