找回密码
 注册
查看: 29925|回复: 117
打印 上一主题 下一主题

100条使信号完整性问题最小化的通用设计规则

    [复制链接]
  • TA的每日心情
    奋斗
    2019-11-20 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-8-25 11:31 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 水飞 于 2020-8-26 09:37 编辑
    5 v* z( M8 g; z# o1 s
    % g$ c( V5 z0 y- N
    对规则不要盲目遵循。要先了解该规则的应用对象,然后用数值方法估计在一个具体设计中采用它的收益和代价。
    + W# J- c" T6 O8 N9 M0 ]* I0 P
    单线网信号失真最小化
    策略∶保持信号在整个路径中感受到的瞬时阻抗不变。设计规则
    1使用可控阻抗走线。
    2理想情况下,所有的信号应使用低电压平面作为返回平面。
    3如果使用不同的电压平面作为信号的返回平面,则这些平面之间必须是紧耦合的。为此,用最薄的介质材料将不同的电压平面隔开,并使用多个电感量小的去耦电容器。
    4使用二维场求解器计算给定特性阻抗的层叠设计规则,其中要考虑阻焊层和线条厚度的影响。
    5在点到点拓扑结构中,无论单向的还是双向的,都要使用串联端接策略。
    6在多点总线中要端接总线上的所有节点。
    7保持桩线的时延小于最快信号的上升边的20%。
    8端接电阻器应尽可能接近封装焊盘。
    9如果10F电容的影响不要紧,就不用担心拐角的影响。
    10每个信号都必须有返回路径,它位于信号路径的下方,其宽度至少是信号线宽的3倍
    11
    游客,如果您要查看本帖隐藏内容请回复
    12
    游客,如果您要查看本帖隐藏内容请回复
    13
    游客,如果您要查看本帖隐藏内容请回复
    14在上升边小于1ns的系统中,不要使用轴向引脚电阻器,应使用SMT电阻器并使其回路电感最小。
    15当上升边小于150ps时,尽可能减小端接SMT电阻器的回路电感,或者采用集成电阻器和嵌人式电阻器。
    16过孔通常呈容性,减小捕获焊盘和增加反焊盘出砂孔的直径,则可以减小过孔的影响,
    17可以考虑给低成本连接器的焊盘添加一个小电容器,以补偿它的高电感
    18在走线时,使所有差分对的差分阻抗为一个常量。
    19在差分对中,尽量避免不对称性,所有走线都应该如此。
    20如里关分对中的线间距发生改变,则应调整线宽以保持差分阻抗不变
    21
    游客,如果您要查看本帖隐藏内容请回复
    22
    游客,如果您要查看本帖隐藏内容请回复
    23
    游客,如果您要查看本帖隐藏内容请回复
    24在决定到底采用边缘翘合差分还是宽边耦合差分对时,应考虑布线的密度、电路板的厚度等制约因素,以及加工厂家对叠层厚度的控制能力。如果做得比较好,那么它们是等效的O
    25对于所有的板级差分对,平面上存在很大的返回电流,所以要尽址避免返回路径中的所有突变。如果有突变,对差分对中的每条线就要做同样的处理。
    26如果接收器的共模抑制比很低,就要考虑端接共模信号。端接共模信号并不能消除共模信号,只是减小它的振铃。
    27
    游客,如果您要查看本帖隐藏内容请回复
    28
    游客,如果您要查看本帖隐藏内容请回复
    29
    游客,如果您要查看本帖隐藏内容请回复
    30如果损耗很重要,则应尽量做到使容性突变最小化。
    31如果损耗很重要,则应设计信号过孔使其具有50 ft的阻抗,这样做意味着可以尽可能地减小桶壁尺寸,减小捕获焊盘尺寸,增加反焊盘出砂孔的尺寸。
    32如果损耗很重要,则应尽可能使用低耗散因子的叠层。
    33如果损耗很重要,则应考虑采用预加重和均衡化措施。

    ! F6 D" u9 c( h
    34对于微带线或带状线而言,保持相邻信号路径的线间距至少为线宽的2倍。尽管是介质厚度决定着边缘场的状况,但50Ω阻抗线确定了介质厚度与线宽之比。因此,用线宽去界定线间距也是可行的。
    35
    游客,如果您要查看本帖隐藏内容请回复
    36如果在返回路径中必须跨越间隙,则只能使用差分对。决不能让离得很近的单端信号线去跨越间隙。
    37
    游客,如果您要查看本帖隐藏内容请回复
    38如果远端串扰很严重,则应在表面走线上添加一层厚的叠层,使其成为嵌入式微带线。
    39对于远端串扰很严重且耦合长度很长的传输线,应采用带状线走线。
    40
    游客,如果您要查看本帖隐藏内容请回复
    41
    游客,如果您要查看本帖隐藏内容请回复
    42在紧耦合微带线总线中,使线间距至少在线宽的2倍以上,或者把对时序敏感的信号线布成带状线.这样可以减小确定性抖动。
    43
    游客,如果您要查看本帖隐藏内容请回复
    44
    游客,如果您要查看本帖隐藏内容请回复
    45如果使用防护布线,则应尽量使其达到满足要求的宽度,并用过孔使防护线与返回路径短接。如果方便,则可以沿着防护线增加一些短接过孔,这些过孔并不像两端的过
  • TA的每日心情
    开心
    2019-11-19 16:42
  • 签到天数: 1 天

    [LV.1]初来乍到

    推荐
    发表于 2022-11-9 11:10 | 只看该作者
    学习                    .
    : R5 \5 Z; ^1 G4 m- m/ S) a* U

    该用户从未签到

    推荐
    发表于 2023-7-21 23:47 | 只看该作者
    楼主你好             + y1 ~' P1 u  g3 ^4 U

    该用户从未签到

    推荐
    发表于 2022-11-1 16:15 | 只看该作者
    66666666666666666666666666666666666666666666666666
    / l5 E- ]  K; {$ M3 W* n

    该用户从未签到

    5#
    发表于 2020-8-25 13:20 | 只看该作者
    居然藏了几条

    该用户从未签到

    7#
    发表于 2020-8-25 14:18 | 只看该作者
    需要回复才能看?

    “来自电巢APP”

    该用户从未签到

    8#
    发表于 2020-9-9 08:44 | 只看该作者
    学习一下,便于以后设计使用,谢谢!
  • TA的每日心情

    2024-8-9 15:55
  • 签到天数: 49 天

    [LV.5]常住居民I

    9#
    发表于 2020-9-23 10:40 | 只看该作者
    4 F8 V" U! a8 k7 }# f* ?' P) @4 A1 b
    学习一下,便于以后设计使用,谢谢!
  • TA的每日心情
    开心
    2024-6-2 15:34
  • 签到天数: 120 天

    [LV.7]常住居民III

    10#
    发表于 2020-10-27 17:19 | 只看该作者
    非常感谢,参考下。。
    2 U* f  K0 t/ h. k3 h

    该用户从未签到

    13#
    发表于 2020-11-12 09:21 | 只看该作者
    回复回复看看
  • TA的每日心情
    开心
    2019-11-20 15:11
  • 签到天数: 1 天

    [LV.1]初来乍到

    14#
    发表于 2020-11-12 09:55 | 只看该作者
    信号都必须有返回路径

    该用户从未签到

    15#
    发表于 2020-11-20 16:32 | 只看该作者
    感谢老师的分享% M1 k/ i* J: K
    3 |# h( b( r- t

    该用户从未签到

    17#
    发表于 2020-11-24 13:48 | 只看该作者
    居然藏了几条

    该用户从未签到

    18#
    发表于 2020-11-27 12:47 | 只看该作者
    看看 谢谢版主
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2024-12-26 20:40 , Processed in 0.109375 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表