找回密码
 注册
关于网站域名变更的通知
查看: 9664|回复: 12
打印 上一主题 下一主题

版主,请帮忙解决,DRC Warnings

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-5-4 23:45 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我想在IC的一个引脚放置上低电平,所以我加了一个低电平的port,如attached所示,
8 f$ U# I- P' r/ D在做drc检查时出现了下面warnings," d, c1 x# B! x1 @7 O9 _
Checking for Unconnected Nets% a# v9 y7 s  E2 t. R4 Y: C
WARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66)
, S4 p+ `4 g6 N2 T2 SWARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74) " r. ]1 v' z& u8 w- I/ C
是不是我电路没有画完整还是什么问题,如何修改?
- |# Z" r9 {$ \& m5 C7 U6 H5 Y% J, b4 U8 X
还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片
" o% V9 [% f% QChecking for Unconnected Nets* f) P8 b' j% Y9 y8 c! }
WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80) 4 m. d3 W* d4 C; z; O
9 J$ c( S+ l! r+ j# y2 g( r: A
以上两个问题急切的版主协助,版主,救命呀,为了这几个问题我摸索了一天都没有搞定,星期天什么事都没有搞成6 [) M$ h  |5 w/ B
0 m' R) P  J+ ~3 g1 x5 Z6 `
这些问题解决了.我就打算学习如何生成网络表和bom表,以及layout footpint问题

untitled1.jpg (146.57 KB, 下载次数: 7)

warning images

warning images

net has no driving source.jpg (149.94 KB, 下载次数: 6)

net has no driving source

net has no driving source

该用户从未签到

2#
发表于 2008-5-5 12:50 | 只看该作者
Checking for Unconnected Nets
$ \9 l. E' V# ]' Q+ {/ tWARNING [DRC0006]   Net has fewer than two connections $D_HI:  SCHEMATIC1, PAGE1  (83.82, 73.66)
* l  V* i# R( YWARNING [DRC0006]   Net has fewer than two connections $D_LO:  SCHEMATIC1, PAGE1  (170.18, 78.74) EDA365专业PCB设计论坛网站|PCB layout设计|高速PCB设计|SI|PI|EMC仿真设计( C7 y# o4 _: [* E0 u  k2 ^( V0 S( U
+ t; ~* |- _% J5 l, @) M是不是我电路没有画完整还是什么问题,如何修改?' ]8 o1 \$ F. G" P5 Z  ?& E
====〉net两端都要有连接的,否则就会报警告,(不是error,你可以忽略)
5 |% |5 `5 e, j6 x6 ?( I解决的办法很简单,你这个IC的低电平引脚肯定要连接到其他元件上的吧,比如接到地,在Port的另一端作一下连接就好了。
  G/ A; Z% `/ Z$ L/ w" g引申:推荐使用Offpage connecter作页面连接,电源或者电平使用power符号# g2 T, }7 A! B, J4 D$ l/ Q2 o

; G+ G. z- G6 [, X& w2 X7 z还有一个问题就是老是出现如下的warnings,attached(net has no driving source)是图片PCB论坛; @) G, L  ^# U  i5 D/ i3 t9 w  E8 M8 J6 b6 y1 t
Checking for Unconnected NetsPCB设计论坛网站) j( i& q; \9 K6 N" s1 u" C! c
+ f& t4 h0 a; H2 E5 ]WARNING [DRC0007]   Net has no driving source U3,GND:  SCHEMATIC1, PAGE1  (58.42, 50.80)
8 @( F0 K/ g% O. t====>74LS04非门的电源和地引脚你都没有连接,在原理图上看部出那两个引脚,但是实际上是存在的,所以要作连接,否则这个非门也没有用阿(没有供电);edit part就可以看到电源引脚了 www.eda365.com/ n4 z; x: W3 o% l+ V& Z; n
$ @1 G) j8 k; |: G4 J, D
  ^- G9 [1 L6 s: a& O3 s) _0 p% b[ 本帖最后由 allen 于 2008-5-6 09:23 编辑 ]

该用户从未签到

3#
 楼主| 发表于 2008-5-5 19:01 | 只看该作者
那么我有另外一个疑问,6 Z& T$ R% Y# B; C
那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?5 e  X  ?9 N8 f
是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?4 J% m" t5 `( t& c9 L2 u
请版主指教

该用户从未签到

4#
发表于 2008-5-6 09:20 | 只看该作者
原帖由 carrolchan 于 2008-5-5 19:01 发表
9 E; X1 |8 S- ^; k' w5 v2 {# ~7 T/ v那么我有另外一个疑问,  q8 ?& `8 V7 g4 R! `& v3 P  C
那个端口本身不就是表示它是一个高电平吗?为什么还要连接,该怎么连接呢?
! H  U+ ]( f: c9 Y/ B3 G是不是高电平直接通过一个电阻连到vcc,而低电平直接通过电阻直接连到低呢?
- s0 S- a/ \9 Q- N* j) r4 h请版主指教

; @% n) Z: f& A, |
6 q9 l1 _9 J; e  S) k/ n你那个端口从哪个库里面调用的?

该用户从未签到

5#
 楼主| 发表于 2008-5-6 19:08 | 只看该作者
是orcad本身自带的port库里面的一个符号。
/ z: O+ C! l2 k7 \
1 U* @! @9 Y" Z里面有很多这样的端口,我需要放低电平,看见这个符号像,所以就用了,没想到会出现问题。
2 f' n+ c( N. p; r' y9 V主要还是我对port库里面出现的各种端口不熟悉造成的,不知道什么时候该用哪个端口,
; q' P; L" @2 |( `# Q- z版主能否仔细的给解释下,我真的很想知道。
- a7 l% Y8 q# Z! ~: }+ f2 ?9 j还有那些自带的各种power,ground库,不知道该怎么用,

该用户从未签到

6#
发表于 2008-5-7 12:34 | 只看该作者
通常使用CAPSYM.OLB的符号

该用户从未签到

7#
 楼主| 发表于 2008-5-8 19:47 | 只看该作者
不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,! S2 Y, e/ s. {* h7 r
版主能否告诉我这两个高底电平符号该怎么使用?/ I5 ~7 o! w7 r5 o6 \
# s% r  _2 h8 |, P
我个人认为:4 K" y1 q  q, O8 A4 w
如果某pin需要设置为高电平,我可以直接通过一个电阻连到vcc,设置底电平直接通过一个电阻连到GND,这样的话这两个符号根本用不到,
, N8 h3 l& L3 w  J* P到底怎么使用高底电平的symbol呢?

该用户从未签到

8#
发表于 2008-5-9 09:23 | 只看该作者
原帖由 carrolchan 于 2008-5-8 19:47 发表
" q0 _2 H) D1 k$ W& O) v# d+ O不好意思,我前面说错了,其实我是使用的capsys.olb中的符号---高低电平的符号。我看书上说这是两个pspice符号,
: R, a7 [# W( p  |+ S. p版主能否告诉我这两个高底电平符号该怎么使用?
- f& _" T& }/ y4 T* _! b" G0 v5 J0 B( M
我个人认为:
# k; F& V6 b, X7 B) N2 X; g& |如果某pin需要设置为高电平,我可 ...

! n) w  s8 y" i- q- `这个符号只是在做Pspice时候用的,一般画原理图就照你的方式作,接 VCC GND

该用户从未签到

9#
 楼主| 发表于 2008-5-9 16:44 | 只看该作者
我还是有个疑问: 为何在做psipice时才用这样符号,
  K4 \$ X& n& c5 x7 N按照我说的那种连接方式不可以做吗?+ G: Y* J4 R- X7 X) P) l* u
画原理图不可用带psipice库的symbol吗?

该用户从未签到

10#
发表于 2008-5-12 09:16 | 只看该作者
两个库面向不同的设计,仿真 和产品设计必然是要分开的
  • TA的每日心情
    开心
    2021-8-25 15:10
  • 签到天数: 1 天

    [LV.1]初来乍到

    11#
    发表于 2010-10-14 16:45 | 只看该作者
    楼上正解,两个库目的不一样

    该用户从未签到

    12#
    发表于 2010-12-16 11:50 | 只看该作者
    学习下

    该用户从未签到

    13#
    发表于 2011-2-18 19:41 | 只看该作者
    恩,以前学AD的时候知道一些东西。现在初学orcad,不是很懂,那个“忽略”怎么设置呢?
    " C' ~3 }- P6 N% o; `5 T, b5 q就是不让系统检查那个,忽略这个错误!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-4 12:20 , Processed in 0.125000 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表