找回密码
 注册
关于网站域名变更的通知
查看: 438|回复: 1
打印 上一主题 下一主题

[毕业设计] 同步整流DC/DC升压芯片中驱动电路的设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-8-14 13:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
摘要:在DCDC转换芯片中,为了保证功事开关管及时导通和截止,需要设计专门的驱动电路。本文设计了同步整流驱动电路,通过引人负跳治廷时单元,消除了CHOS厦志姬路毕酒现象。降低了功耗,保护了输出级。HSPICE 仿真表明.警动电路延时小于14ns,能满足较高开关朝率的要求:网时,开关转换时的实峰电流减小了36% ,功耗也降低了19.捣。2 s2 h, a9 |3 N7 d0 \! p" N5 o
关键词:驱动电路 同步整流 直流/直流  
  H( ]/ C4 Q* |/ s1 ?1引言! }, s' I. @, Z
如今低压大电流已成为DC/DC变换器的一- 趋势,在这种情况下,传统的采用肖特基二极管整流方式已经不能满足高效率的要求,用通态阻极低的功率MOSFET来取代整流二极管的整流技术应用越来越普遍。这不仅可以大大整流器的损耗,提高DC/DC变换器的效率门,还不存在二极管的死区电压对于DC/DC转换芯片中驱动电路的设计育,驱动能力和功耗指标是至关重要的。驱动主要体现在从发出控制信号到功率MOS管完成关转换所需的延迟时间,驱动能力越强,延迟越小。目前开关电源的高频化的趋势,使得对能力指标的要求变得更加苛刻。另外,如何在驱动能力的前提下降低驱动电路的功耗也是DC开关电源驱动电路设计时必须着重考虑的--方面。本文针对同步整流升压芯片,设计了其整流管的驱动电路,然后,在满足驱动能力的下,通过引人负跳沿延时单元,消除了CMOS瞬短路导通现象,降低了功耗,保护了输出级。1 ~- T' w- h$ v1 {' c% U
+ X2 Z: ^8 Z2 @% b9 s
游客,如果您要查看本帖隐藏内容请回复
/ y: r- Z) b, q
1 K0 H7 o. O* [

该用户从未签到

2#
发表于 2020-8-14 14:54 | 只看该作者
同步整流DC/DC升压芯片中驱动电路的设计
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-26 19:00 , Processed in 0.093750 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表