找回密码
 注册
关于网站域名变更的通知
查看: 3752|回复: 7
打印 上一主题 下一主题

[Cadence Sigrity] PCI总线时序仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-10-13 18:53 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如下图1所示,PCI总线的时钟由主设备内部提供,当PCI设备发动数据传输时,此时的时钟肯定不是源同步,好像也不能说是共同时钟。这种情况下,如何进行时序仿真?
1 y" |  ?6 G6 o: Y# k- r  t恳请大家指点下,谢谢!

图1.jpg (24.89 KB, 下载次数: 1)

图1.jpg

该用户从未签到

2#
 楼主| 发表于 2010-10-14 11:05 | 只看该作者
PCI主设备上没有其它的时钟了,是不是有可能PCI主设备芯片内部有一个回环时钟送给自已,进行读操作?

该用户从未签到

3#
发表于 2010-10-18 08:41 | 只看该作者
本帖最后由 wakinoda 于 2010-10-18 08:41 编辑 0 W3 \+ T7 }3 ?% V- ~7 _$ `

$ y* I6 ^1 E, A3 k异步时钟考虑,用master端的clock采样slave发过来的数据。9 r- A3 i5 H, N) `% V
譬如CLK1从Master发出,通过Flight_clock时间到达Slave,然后经过Slave的Tco时间由Slave发出Data,再经过Flight_data时间到达Master。我们就用此时刻master的CLK1沿来采样这个到达的data沿,通常这时需要加上一个时钟周期。

评分

参与人数 1贡献 +2 收起 理由
wkb1987 + 2 热心解答

查看全部评分

该用户从未签到

4#
 楼主| 发表于 2010-10-18 09:42 | 只看该作者
哦,那我明白了。
  F6 p6 S3 a4 q, @5 ]# X$ b! D+ C实在太感谢您了,给予我这么多无私的帮助!

该用户从未签到

5#
发表于 2010-10-18 09:44 | 只看该作者
不用客气,互相学习

该用户从未签到

6#
 楼主| 发表于 2010-10-20 09:06 | 只看该作者
wakinoda,再请问您一下:( S2 A1 t  T( A! u9 Q! A5 M
Master端的时钟功能很强大:( a0 r, h) E# b4 p
1,在Master端打出数据
- i  [+ e2 m- b6 \1 _! ?! o2,在Slave端锁存数据, {! c# J4 l/ e/ u+ R
3,在Master端发出时钟信号到Slave端打出数据
7 T0 T7 j0 X- e4 O9 s7 f. E4,在Master端锁存数据* q8 @: T8 A* `  S9 Y
这样设计合理吗?有必要吗?
+ a3 j# s; U6 }谢谢!

该用户从未签到

7#
发表于 2010-10-20 16:29 | 只看该作者
其实异步时钟一般都是用在一些时序不大敏感的电路中,这样就不需要太复杂的时钟结构,所以说不是合理或者必要,而是何乐而不为。

评分

参与人数 1贡献 +2 收起 理由
wkb1987 + 2 热心解答

查看全部评分

该用户从未签到

8#
 楼主| 发表于 2010-10-21 10:28 | 只看该作者
哦,那我明白了,呵,多谢了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-4 18:07 , Processed in 0.109375 second(s), 32 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表