找回密码
 注册
关于网站域名变更的通知
查看: 225|回复: 1
打印 上一主题 下一主题

Altera发布第三代串行收发器FPGA

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-7-30 10:23 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

日前,Altera公司在其一年一度的Altera SOPC World上发布了第三代带有嵌入式串行收发器FPGA——Stratix II GX,这也是Altera在90nm工艺上的第三代产品。它针对信号完整性进行设计,整合了高速度和高密度的FPGA架构,低功耗收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间,为高速串行收发器应用和协议提供了完整的可编程解决方案。


# S) Y: u/ M) G& \, t" W    Altera根据客户需求和今后的协议发展趋势,确定了Stratix II GX收发器的数据范围。该公司亚太区产品市场经理林庆介绍说:“Stratix II GX的目标协议是市场上流行和具有增长潜力的协议。我们发现协议‘应用点’为1 Gbps至6.375Gbps之间,市场需求集中在这个区间。Stratix II GX的工作速率在622 Mbps至6.375 Gbps之间,覆盖了应用点,可以满足80%以上的市场需求。”吸取上一代Stratix GX的经验,Stratix II GX采用过采样技术,可工作在270 Mbps。Stratix II GX收发器的硬件IP支持多种PCS协议,包括PCI Express、CEI-6G-LR/SR、SDI、XAUI、SONET、Serial RapidIO、GbE和SerialLite II。
  p$ L+ Y% g% [+ ]1 |# g" }, j6 U1 X    Altera强调了Stratix II GX FPGA优异的信号完整性和低功耗特性。Stratix II GX收发器采用片内动态可编程发送预加重、接收均衡和输出电压控制技术优化眼图。而且,通过改进的封装和芯片设计优化技术,可设计实现标准I/O同类的信号完整性。Altera公司表示,发射器具有较低的抖动,以及500%的预加重;接收器具有优异的抖动容限,以及17dB的均衡。/ ]& S' x  M5 G5 L  j# J
    功耗方面,Stratix II GX收发器每通道在6.375 Gbps时,功耗为225 mW,3.125 Gbps时,功耗仅为125 mW。林庆介表示,这得益于Stratix II GX灵活的收发器PLL和时钟模式。他解释说,Stratix II GX FPGA在四个区域布置其收发器,每个由两个不同的时钟源驱动,每个时钟源可采用一个高速和一个低速锁相环。这种时钟和PLL组合支持四种不同的数据速率,优化了功耗和抖动。而竞争器件在整个范围内,两个发射器共用一个PLL,功耗是静态的。1 ?& }* \' ?# F3 f% e+ S
    通过采用与Stratix II FPGA系列相同的FPGA架构,Stratix II GX系列延续了其高密度和高性能的优点。Stratix II GX器件的等价逻辑单元(LE)数量高达132,540,嵌入式存储器达到6.7 Mbits。+ P' L5 |) k2 h& X9 W% Y$ j9 F5 S2 T" w
    Altera同时还发布了支持Stratix II GX FPGA系列的Quartus II设计软件5.1。它将于2006年季度提供Stratix II GX器件系列个型号的工程样片。用户现在可以采用HSPICE模型和Altera Quartus II设计软件5.1开始其Stratix II GX设计。* O* v; u/ s9 C- d# ~

该用户从未签到

2#
发表于 2020-7-30 11:04 | 只看该作者
它针对信号完整性进行设计,整合了高速度和高密度的FPGA架构,低功耗收发器数量高达20个,工作速率在622 Mbps至6.375 Gbps之间,为高速串行收发器应用和协议提供了完整的可编程解决方案。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-12 22:01 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表