|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
摘要:视频叠加器是电视监控系统中广泛应用的设备。本文介绍视频叠加的普遍原理,设计开实现了一种利用单片机与FPGA分工合作的双总线结构。其中,单片机主要负责接收字符信息以及对点阵进行更新,FPGA主要负责屏幕映像的刷新与输出。该结构的最大优点在于提高了字符刷新速度,从而增强了叠加器性能。通过测试,系统可实现滚动字幕以及字幕拖拽等诸多功能,充分达到了设计目的。
: J! A3 K2 M" d关键词:视频叠加、双总线、单片机、FPGA1 `: z# o% t# h4 D' d3 U. b0 J
! s- n) S: e# V5 Q( @/ _) a视频叠加器是一种在视频监控系统中广泛应用的设备。它可以将时间日期信息及摄像机标识信息(通常是摄像机所摄取画面的地理位置)混人视频信号中,使用户在监视器的屏幕上不仅可以看到摄像机拍摄的画面,还可以看到叠加在画面上的时间日期信息及摄像机标识字符。这些字符经视频设备记录后可以与图像内容一起保存起来,为日后的复查提供极大的方便。随着视频监控系统在交通、ATM等场合的应用越来越频繁,对其系统各方面的要求不断提高。作为视频监控系统中不可缺少的一部分,视频叠加器的速度、容量、显示编辑功能的灵活性以及电路的复杂度,也就成为设计者十分关注的一个问题。
! a( H8 l! l3 B8 P0 s1 h) t
2 S1 h; f8 S! X% ?8 V9 C$ c" j# ]7 T
! X, ] y1 m9 u \# F4 g |
|