找回密码
 注册
关于网站域名变更的通知
查看: 333|回复: 2
打印 上一主题 下一主题

赛灵思(Xilinx)推出新型完整FPGA解决方案

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-7-3 17:21 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
2007年6月7日,北京 ——全球可编程解决方案领导厂商赛灵思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出支持DDR2 SDRAM接口的低成本Spartan?-3A FPGA开发套件、支持多种高性能存储器接口(I/Fs)的Virtex?-5 FPGA 开发平台(ML-561) ,以及存储器接口生成器(MIG)软件1.7版本。这些完整的解决方案使FPGA用户能够快速实施并验证在不同数据速率和总线宽度下的专用存储器接口设计,从而加快产品的上市时间。* K) d; b& L9 u8 w1 X( x
这些包括器件特性描述、数据输入电路以及存储器控制器的解决方案,均已在使用了美光科技公司(Micron Technology)等行业领导厂商存储器的硬件上进行了充分验证。
$ Z3 r: p& S' K. E! d0 y# t3 T( R
8 O6 i; Y% @3 A9 H  美光科技公司存储器部应用工程总监Jim Cooke说:“美光和赛灵思公司都为一个共同的目标而奋斗,即为从最低成本到最高性能的广泛应用提供和验证全面的存储器解决方案。美光和赛灵思合作多年,因而能确保我们的存储器件能够与赛灵思的FPGA无缝地协同工作。我们最新的DDR2 SDRAM与Spartan-3系列和Virtex-5 FPGA相配合,可为客户提供满足低成本和高性能系统要求的灵活选择。”
+ T' H1 F* U- R' |6 {
2 E7 W* N( H# c% e  font size="3">赛灵思存储器接口解决方案采用了已经量产的90nm Spartan-3A 和 65nm Virtex-5 FPGA,支持的总线带宽是目前任何其它FPGA解决方案的两倍。低成本存储器接口可以利用I/O优化的Spartan-3A FPGA系列快速实现,而Virtex-5 FPGA内建75皮秒校准电路、能够在任意一侧连接存储的灵活的I/O接口、以及可以把串扰减至最小的创新的封装,可保证宽存储器接口可靠工作,从而提供最大的带宽。# n5 |! I8 A* {. y0 S* g) W4 |

: o' q- H- [* ]3 w  ^" f$ b  市场调研机构Linley Group高级分析师Jag Bolaria说:“从低成本消费产品到高端通信系统,存储器接口和FPGA已经在很多行业得到普遍的应用。性能需求从200 Mbps 直至600 Mbps以上,总线宽度则大于144位。赛灵思公司提供大量的FPGA产品和存储器接口解决方案,使设计人员能够有信心在更短的时间内进行系统开发。”0 G) a7 o- x& L1 V

7 r7 k. T5 [6 S( U: k7 d  strong>开箱即用保证的低成本 Spartan-3A FPGA开发套件
) C2 z8 h! ?) O" j9 V4 J
6 f( y2 u- T  k8 k. w/ c% ^( ^6 ?$ V: @  W  支持DDR2 SDRAM接口的Spartan-3A FPGA开发套件可以使设计人员在开箱一小时内就建立一个可运行的DDR2 SDRAM接口。开发套件中包括了完成一个低成本设计所需的所有部件: , c& i! o! g% y7 H# d) _2 T! r
( P% r) J5 T, `; I) ?
   Spartan-3A入门套件板,带Spartan-3A (XC3S700A-FG484) FPGA和32Mx16 DDR2 SDRAM器件 + s) Q. @8 U3 Z( P

; |+ x' A) J, F, x: l   预验证参考设计表明267 Mbps DDR2 SDRAM可与最低速度级的Spartan-3A FPGA协同工作(Spartan-3A FPGA系列目前支持333 Mbps,而支持400Mbps的版本也将推出)。 2 V4 p- p5 P" e0 Q
   利用Xilinx ChipScope? Pro在线(in-circuit)逻辑分析仪的演示文件使用户可快速验证数据传输和控制信号
9 M! h1 _( D; |1 S& L( \
$ a+ k7 g( S8 G; C  c1 P8 Z/ B0 i8 K( n$ I
   流行并行和串行接口以及连接器 # I' _# W) L8 n
   评估盘包括ISE? 设计软件和ChipScope Pro分析仪
0 P6 K0 o# u! D2 T   USB FPGA下载电缆 0 d: J, w( r, R2 `$ @/ b) b* b' G
   快速入门指南(英语、日语、韩语、简体和繁体中文版本)! P% s9 P8 K6 G8 D! `% W3 P

9 j8 {' b" C4 U  L: t, T; \支持多种存储器接口的高性能Virtex-5 FPGA开发板* _" a" Y* _( |& K7 F- C: Y# e. V
  基于Virtex-5 FPGA的开发平台(ML561)提供多种高性能存储器接口,以及包含深入的ChipScope Pro演示文件的硬件验证参考设计,支持快速实施和验证带宽最大的存储器接口:
6 ~6 B' c5 ~/ _) G: M8 D: M7 G! C3 M   667 Mbps DDR2 SDRAM 寄存器 DIMM(144位 I/F)
4 r! ], m( V* M1 e; T7 Y) v7 S$ Q   400 Mbps DDR SDRAM
4 z3 E4 ^, p/ I2 B   300 MHz QDR II SRAM 72位I/F
  L1 V: O/ C1 O7 j; Z   333 MHz RLDRAM II 36位I/F8 g) u; b% K; P, R

# A* |+ b6 a% w8 s. W提供终极设计灵活性和易用性的存储器接口生成器(MIG)4 a4 W9 f$ E2 a3 e
  存储器接口生成器(MIG)是一款免费的、用户友好的可参数化软件工具,可以非加密RTL形式生成用于赛灵思FPGA、DDR2/DDR SDRAM、QDR II SRAM和RLDRAM II 接口的存储器接口设计。MIG支持多种存储器架构、器件和封装组合,使系统设计师可灵活方便地完成设计定制。MIG与赛灵思内核生成器(Xilinx CORE Generator)软件相集成,可通过图形化用户界面提供RTL源文件和约束文件,从而为用户提供终极灵活性。设计以模块化格式生成,提供了清晰的物理层、用户接口和控制器模块,从而为用户提供了简化的验证能力。
& @3 {6 C( H# L2 O9 S2 q9 ?- M
1 e/ {) d. @) U  ^

该用户从未签到

2#
发表于 2020-7-3 17:38 | 只看该作者
性能需求从200 Mbps 直至600 Mbps以上,总线宽度则大于144位。

该用户从未签到

3#
发表于 2020-7-4 17:37 | 只看该作者
谢谢分享,学习了!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-12 22:32 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表