找回密码
 注册
关于网站域名变更的通知
查看: 489|回复: 3
打印 上一主题 下一主题

[仿真讨论] HSIO PCIE 跑SI仿真之前 端口选择的问题

[复制链接]
  • TA的每日心情
    开心
    2020-11-27 15:59
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-6-30 16:14 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    大家好!想在这里请教一个问题。比如现在有一种微处理器,上面有PCIE Gen 4 16Gbps,有XGMI 25Gbps,有Display,USB, GDDR4 等管脚,现在要用某厂商的处理器专用插座 socket, 需要让socket 厂家进行 SI 软件仿真,看crosstalk, IL, RL, impedance 等信号完整性参数曲线是否满足要求(比如16 Gbps 信号,在0-20Gbps 曲线中看crosstalk,IL, RL等是否满足要求)。
    * ~. P* _' b( Z" z
    我的问题是:
    2 f2 {) `8 v& |- x
    1)如何从处理器所有PCIE管脚中选择 哪两对或三对差动信号(侵入端口和受害端口)跑SI 仿真。以PCIE举例,比如从众多PCIE中提取两组差动信号,一组差动信号是aggressor 侵入端口,另外一组是victim 受害端口。问题是那么多PCIE 管脚,我要选哪些呢?我什么时候需要选多于一组(可能两组,三组)信号做为侵入端口,选中附近另外一组做受害端口,跑SI, 看频域分析曲线是否满足要求。
    ( @$ }. Q  P* O4 K
    2)另外选好victim 和Aggressor后,它们附近的无关信号(不是GND) 需要接去固定电阻比如50 欧姆。这方面在哪里可以找到相关资料呢?网上多是PCB layout 的crosstalk介绍,很少见我说的这种情况介绍。

    - Y2 j9 I5 G# m
    3)对于要求仿真中跑crosstalk 的PSNEXT,PSFEXT, 在选择aggressor 侵入端口(选择周围管脚中一对,两对,还是三对做为aggressor 侵入端口,为什么)方面是如何考量的?
    , p& a; Y7 u* q5 _+ L# M
    请不吝赐教,谢谢🙏
    $ z, d% U# |, |9 R# Y

    IMG_1492.JPG (186.36 KB, 下载次数: 0)

    IMG_1492.JPG
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    2#
    发表于 2020-6-30 16:19 | 只看该作者
    一般选择临近的三组,中间一组作为受害线,其余两组作为攻击线

    该用户从未签到

    3#
    发表于 2020-7-1 08:17 | 只看该作者
    :):):):):)
  • TA的每日心情
    开心
    2020-11-27 15:59
  • 签到天数: 2 天

    [LV.1]初来乍到

    4#
     楼主| 发表于 2020-7-2 13:29 | 只看该作者
    谢谢回复。希望看到更详细的解释。 这方面有没有参考资料可以看的,请推荐一下。还是在PCIE 规范里有界定?
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-15 06:42 , Processed in 0.109375 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表