找回密码
 注册
关于网站域名变更的通知
查看: 2107|回复: 7
打印 上一主题 下一主题

请教一下共同同步的SDRAM时序与输出保持时间有什么关系。时序计算公司

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-8-3 14:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
共同同步时序计算公式中没有提到输出保持时间有关系,请教大家。

该用户从未签到

2#
 楼主| 发表于 2010-8-3 14:15 | 只看该作者
建立:Tcycle+/-Tclk_fly-Tdata_fly-Tco-Tsetup>Tmargin7 j; f6 _+ E* R6 V6 P  Y
保持:Tco-Tdata_fly-/+Tclk_fly-Thold>Tmargin

该用户从未签到

3#
发表于 2011-10-19 10:47 | 只看该作者
同问,输出保持时间有什么意义?不是只需要输入建立和保持时间吗?

该用户从未签到

4#
发表于 2011-10-19 13:17 | 只看该作者
ugi929 发表于 2011-10-19 10:47
- J( H/ b; U% r: }同问,输出保持时间有什么意义?不是只需要输入建立和保持时间吗?

' `4 M4 `* d/ S在源同步系统中,时钟信号的输出与其他信号是同等相位差的,也就是没有了TCO的概念,而至于一个时钟信号与其他信号的相对延时,TVB和TVA的概念,这里TVB就是数据信号的输出建立时间,TVA就是其输出的保持时间,时序计算更简单啊。。
, D# f: C% I. o我说的不太好懂,建议你可以找源同步的资料看看。。

该用户从未签到

5#
发表于 2011-10-19 15:13 | 只看该作者
是在一些共同步时钟芯片的资料中看到输出保持时间的,很费解啊?时序计算时要考虑这个参数吗?

该用户从未签到

6#
发表于 2011-10-20 21:35 | 只看该作者
只要器件作为接收端口时的ValidWindow满足要求即可,预算是为了器件选型,可以避免完全不能工作的情况。如果预算不通过画出来肯定不行,如果预算通过,画出来的也不一定行。所以预算还是要做的。输出ValidWindow用来计算裕量的被减数。
  • TA的每日心情
    郁闷
    2025-4-28 15:02
  • 签到天数: 13 天

    [LV.3]偶尔看看II

    7#
    发表于 2011-10-21 16:34 | 只看该作者
    嘿嘿自己画个框图一推就出来了

    该用户从未签到

    8#
    发表于 2011-10-27 20:19 | 只看该作者
    wcn312318697 发表于 2011-10-19 13:17 3 U: o! B; E$ U0 [) M. G
    在源同步系统中,时钟信号的输出与其他信号是同等相位差的,也就是没有了TCO的概念,而至于一个时钟信号与 ...

    8 t% m/ X7 B# x/ w$ I# m我前面的说法有个错误
    5 j* O; |# j+ x原来把CPU-SDRAM的系统误认为是源同步系统了,其实它应该是个内同步系统1 I  M; c" Z4 n! N% P2 R/ @5 \0 s0 J
    内同步系统是共同同步的一种
    , L/ K' V: u$ C3 ]5 a! w! Y) ESDRAM的时序与输出保持时间的关系是在CPU读SDRAM的时候
    , \0 O; ?, m# D8 f保持时间须满足关系:Tflt_data + Tflt_clk + Toh - Thold = Th_margin
    + t' Z# U2 w% P5 y9 ~% R( V
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-23 23:39 , Processed in 0.078125 second(s), 24 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表