找回密码
 注册
关于网站域名变更的通知
查看: 3249|回复: 17
打印 上一主题 下一主题

高速电路晶振问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-7-26 00:01 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
在高速电路中晶振的地线可以直接跟电源地连接起来吗?还是要通过什么方法隔离一下?

该用户从未签到

2#
发表于 2010-7-26 09:24 | 只看该作者
一般不用

该用户从未签到

3#
发表于 2010-7-26 09:40 | 只看该作者
本帖最后由 shark4685 于 2010-7-26 09:45 编辑 + f6 b! X  }" |0 N( ~" q
3 z; u, L2 b1 c  ]
晶振按类型分可分为 有源晶振无源晶振
; l" F2 Q7 W! l3 d
8 o' l& n' A* }/ J1 q有源晶振 一般的匹配电路如下:
& r0 g  R2 w% S( S- R9 b  ^( R
9 e+ {, J9 j( Q8 Z4 v' b4 Q7 T 7 T) H* y. D( D5 B/ ]3 T% c

; [2 V( `5 I, W# j+ t无源晶振 一般的匹配电路如下:
8 b3 Y9 u1 O, P& d6 ]9 F" x; ~
1 Q. L5 Q# [: Y& ^# r

" I4 T# n# A; \* D7 T4 ^0 x0 W% i1 D( D4 M+ H
楼主可查查晶振的DATASHEET,很多厂家现在把这些匹配电路集成在了晶振里面。8 g# W. U" |& X+ H

& }' X0 |7 P+ k( s' S+ }3 L* g8 a8 }4 I1 j. S再酌情处理是否要加这些个电阻电容。6 E# K1 X6 y7 u$ C9 R+ G  r) h

5 G  n6 c; r2 n, a3 b- @在高速电路中晶振的地线一般是不可以直接跟电源地连接起来!!
2 K! y6 Z& s- v8 E! `
7 k+ U: O* B3 W, X! P& K

该用户从未签到

4#
发表于 2010-7-26 09:59 | 只看该作者
不管啥时候,晶振的地都不要跟电源直接相连,最好是加T型滤波,当然省钱的话,可加成楼上的那样。

该用户从未签到

5#
发表于 2010-7-26 10:08 | 只看该作者
有源晶振我们统统使用π型滤波。

该用户从未签到

6#
 楼主| 发表于 2010-7-26 12:14 | 只看该作者
可能大家误会我的意思了,我说的晶振的地其实就是匹配电容的地。我的意思是匹配电容接的地线能不能跟电源的地线直接相连。

QQ截图未命名啊.jpg (10.83 KB, 下载次数: 4)

QQ截图未命名啊.jpg

该用户从未签到

7#
发表于 2010-7-26 13:21 | 只看该作者
回复 4# stupid % z- s. C& z9 X. G4 C/ v& h
  W& I* ~- B7 D, v

* d1 k  s. w7 m$ v' K( \    请斑竹明示!

该用户从未签到

8#
发表于 2010-7-26 14:02 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。

该用户从未签到

9#
发表于 2010-7-26 20:36 | 只看该作者
有源晶振电容的地,建议分别打孔与地平面连接。不要共用地过孔。9 K/ G7 y* w6 I. }
doya 发表于 2010-7-26 14:02
& o7 z5 j/ j7 B! v5 h! k
为啥?

该用户从未签到

10#
 楼主| 发表于 2010-7-26 21:47 | 只看该作者
回复 8# doya   |* _( ?/ A$ E/ O" N3 X- F
( z- Z4 h% `1 R1 B1 s
打过空到地不是直接跟电源地相连吗?

该用户从未签到

11#
发表于 2010-7-27 11:54 | 只看该作者
LC滤波电感后面一般会有两个电容,一大一小。建议这两个电容分别打孔与GND连接。
9 X" T, F! s6 t/ S' s; Y布局顺序是电感-->大电容-->小电容-->晶振。

该用户从未签到

12#
发表于 2010-11-23 09:10 | 只看该作者
学习了

该用户从未签到

13#
发表于 2010-11-23 11:00 | 只看该作者
回复 shark4685 的帖子
0 E! Z3 u5 D0 v9 E, c1 O* G0 l; S7 m' I0 C& B
请问无源晶振下边的两个电容起什么作用?
  ?0 x2 y  N! T1 `晶振,两个电容,芯片他们之间的位置,顺序在布局布线的时候有什么要求么?- S5 f# U+ U5 Y5 g1 [
谢谢!
& j$ O2 g8 [* n4 U

该用户从未签到

14#
发表于 2010-11-23 11:35 | 只看该作者
本帖最后由 shark4685 于 2010-11-23 11:49 编辑
( R7 E3 r; z% E( _6 F( ~0 ]8 X4 p4 x  F! B
无源晶振有个重要的参数是,所接电路负载电容值,选择与负载相同的电容值相等的并联电容,就可以得到晶体振标称的谐振频率,
6 V' B1 A/ e  i, h
: N: }+ i  t, e1 @$ _一般的晶振的负载电容为15p 或者 12.5 P.如果再将元件引脚的等效电容考虑进去,则我们选择两个22P的电
" e# d: `' w: A, |
# M" h5 ]0 H9 _) q9 B8 Y
容并联到地,就能很好的解决晶振的问题!
; D4 d; U( ~. b$ P' W. p0 ]/ j& j* z- z% \0 V" d4 V: [3 v
在设计方面参考下面的图:
: a7 S+ D! G2 v9 @8 b+ D, G, x  P0 @8 U- o+ z. x! r

jz.JPG (37.72 KB, 下载次数: 4)

jz.JPG

该用户从未签到

15#
发表于 2010-11-23 12:21 | 只看该作者
回复 shark4685 的帖子
3 o# n* Q, M! V6 c
% p6 W) P$ F, H非常感谢!
5 i2 F; J& Y5 @; L
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 08:36 , Processed in 0.125000 second(s), 28 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表