找回密码
 注册
关于网站域名变更的通知
查看: 221|回复: 2
打印 上一主题 下一主题

求基于verilog语言的uart程序

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-5-29 19:49 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我正在开始学习FPGA的知识,现在寻求一个基于verilog的uart程序,要求是初始位一位,终止位一位,数据位8位,实现回环功能。大家能帮助一下我吗?7 H% }; B. @( z

该用户从未签到

2#
发表于 2020-5-29 19:50 | 只看该作者
最简单的回环,assign uart_out = uart_in;) y2 ]% e$ y9 X5 I& L7 j! c
这样都不用考虑波特率/起始位/停止位/校验位/数据位。
8 A0 e0 N- E" X2 j+ S4 R2 R
1 C0 _* `; F6 M' p( z//------2 \5 k6 X) \' l* E/ p
可在Tao宝自行搜索FPGA相关的学习开发板,商品页面都有资料下载链接(基本都有UART例程,好像都是带奇偶校验位,需要简单修改)。
9 T! [+ Q' Z# [% p; J$ v! A$ Q以下是随机点开两家AX301开发板产品后的资料链接。如果Quartus-ii版本不匹配,自己添加*.v重新构建工程即可。

点评

谢谢  详情 回复 发表于 2020-5-29 19:50

该用户从未签到

3#
 楼主| 发表于 2020-5-29 19:50 | 只看该作者
sdsdwwwe22 发表于 2020-5-29 19:50
3 Z7 B5 C3 U9 P4 x- H最简单的回环,assign uart_out = uart_in;
8 N# s1 g/ F7 Q$ c) J这样都不用考虑波特率/起始位/停止位/校验位/数据位。

! e$ \  |! z' m谢谢. n/ d) B, R1 h6 |- q
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-13 09:56 , Processed in 0.125000 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表