找回密码
 注册
关于网站域名变更的通知
查看: 424|回复: 2
打印 上一主题 下一主题

造物工场技术分享:PCB抗ESD的设计原则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-5-9 16:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
ESD(Electro-Static discharge),即静电释放。静电是自然现象,其特点是长时间积聚、高电压、低电量、小电流和作用时间短等。人体接触、物体摩擦、电器间的感应等,都会产生静电,电子产品基本上都处于ESD的环境之中。ESD一般不会直接损坏电子产品,但却会对其造成干扰,会导致设备锁死、信号干扰、数据丢失等。故此,电子产品必须做好抗ESD,PCB作为电子产品的基本器件,也不可忽视。
) Y) H! e' g+ `! u/ ^那么,PCB在设计、生产过程中,应该如何抗ESD呢?
' [6 J3 ^5 t1 B4 r首先在电路设计上,应当减少环路面积。因为环路具有变化的磁通量,电流的幅度与环的面积成正比,环路越大,则磁通量越大,则就能感应出越强的电流。故环路面积越小,能够感应到的静电电流越小。
1 G8 v' J6 v* R. y4 U, U9 Q其次,尽量使用多层PCB,因为多面PCB的地平面、电源平面、信号线、地线的间距可以减小工模阻抗和感性耦合,从而减少ESD。, {4 |$ Y. C: z8 n2 Z
第三,尽量使用较短的信号线,因为长的信号线可以接收ESD脉冲能量。尽量把每个信号层紧靠着相应的电源层或地线层。如果元器件比较密集,可以使用内层线。+ B, S; x  D$ E" z: h0 {
第四,如果PCB周围画出不加组焊层的走线,可以将走线连接至外壳,但不能构成一个封闭的环,以免形成环形天线而引入更大的麻烦。: j% v! j4 i0 s' T
第五,可以采用有钳位二极管的CMOS器件或者TTL器件保护电路,有了钳位二极管的保护,在实际电路设计中减小了设计的复杂度。
5 k) {% y1 r( X7 i% ?+ ]( I+ z( h0 X; [: I" I

* }5 H( y2 y5 Q" x1 G

该用户从未签到

2#
发表于 2020-5-9 16:25 | 只看该作者
尽量使用较短的信号线,因为长的信号线可以接收ESD脉冲能量

该用户从未签到

3#
 楼主| 发表于 2020-5-9 16:56 | 只看该作者
楼上一定是帅哥
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-6 20:16 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表