找回密码
 注册
关于网站域名变更的通知
查看: 659|回复: 2
打印 上一主题 下一主题

PCB电路板边缘是否可以走高速信号线

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-30 13:15 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我们经常在教科书或者原厂的PCB Design Guide里看到一些关于高频高速信号的设计原则,其中就包括在PCB电路板的边缘不要走高速信号线,而对于板载PCB天线的设计来说,又建议天线要尽量靠近板边放置。这是什么科学道理?) K) w! j+ }! B& U$ p, F; C  C- `
$ k! \( V4 h( L/ D% L. ]

* v( n: ]: q) ]& ^; I1 d我们在初中阶段就已经知道,安培右手定则中导线电流沿着拇指的方向传播,则导线上会产生对应的磁场,磁场的方向与右手手指握拳的方向一致,而导体中的带电电荷会产生电场,电场和磁场为一对好基友,统称为电磁场。
3 D: A7 Q5 n* g% h0 J1 R $ e/ p% Q# l/ G0 m; \: g
按照麦克斯韦电磁场理论,变化的电场在其周围空间要产生变化的磁场,而变化的磁场又要产生变化的电场。这样,变化的电场和变化的磁场之间相互依赖,相互激发,交替产生, 并以一定速度由近及远地在空间传播出去,这就是电磁辐射。这便产生了两个截然相反的影响:好的方面,所有的RF通信、无线互联、感应应用都受益于电磁辐射的好处;而有害的方面则是,电磁辐射导致了串扰和电磁兼容性等方面的问题。
7 y7 a$ G) f1 V& x* B" f4 S- r
2 H' p6 q! R9 @$ f7 l- O. ~, J5 E
% O, l+ w, }- _2 Q
% O% o7 v1 D" r' }1 R& k当电磁波频率较低时,主要籍由有形的导电体才能传递;当频率逐渐提高时,电磁波就会外溢到导体之外,不需要介质也能向外传递能量,这就是一种辐射。在低频的电振荡中, 磁电之间的相互变化比较缓慢,其能量几乎全部反回原电路而没有能量辐射出去。然而,在高频率的电振荡中,磁电互变甚快,能量不可能反回原振荡电路,于是电能、磁能随着电场与磁场的周期变化以电磁波的形式向空间传播出去。
- o; {" n0 I. t4 d3 S/ M
- S0 ], c% u. T3 f根据以上的理论,每一段流过高频电流的导线都会有电磁辐射,辐射强度与频率成正比。PCB上有的导线用作信号传输,如DDR 时钟信号,LVDS差分信号传输线等,就不希望有太多的电磁辐射损耗能量并且对系统中的其他电路造成干扰;而有的导线用作天线,如PCB天线,就希望能尽可能地将能量转化为电磁波发射出去。
& M2 H7 @7 z7 x$ L4 e9 n) z5 {: {9 H) R/ j  e- s7 V
对于PCB上的高速信号传输线而言(如:DDR时钟信号,HDMI LVDS 高速差分传输线),我们总是希望尽量降低其信号传输时产生的辐射,降低信号传输线产生的电磁辐射的方法有砖家总结出了一些设计原则,如要降低信号传输线的EMI,则尽量使得该信号传输线与其构成信号回流路径的参考平面的间距尽量靠近,如果传输线的宽度W与参考平面的间距H的比值小于1:3,则能够显著降低该微带传输线的对外辐射强度。
1 Z% t& Y3 Y# F; }4 X/ Q对于微带传输线而言,采用宽而完整的参考平面也可以降低电场的对外辐射强度,微带传输线对应的参考平面至少要为传输线的3倍宽度以上,参考平面越宽越好。
; ]3 l$ x( F# i $ G4 G4 F- x0 o1 W

+ O- y" d) S$ J' g. K1 P" I
$ t$ W/ i4 {* v2 F% x! _
0 I0 V7 u1 i, C6 _而如果参考平面相对于微单传输线而言宽度不够大,则电场与参考平面的耦合就小,电场对外的辐射显著增加。$ }! Z* `& c3 N0 d

4 G& \- \( J/ O$ C5 J! C5 F2 d3 d6 w  f5 G+ [) r. {# p( }

6 \' x+ t! ^" a* W9 j9 H8 a6 m所以说,如果要降低高度信号传输微带线的电磁辐射,则需要是的微带传输线对应的参考平面尽量大,而如果该高速微带传输线靠近PCB板边来平行走线的话,相对而言,参考平面对于该高速信号线的耦合就变少了,自然就好造成电场对外辐射量显著增大。- [& w7 ^, z. h# I' m9 q/ ^6 ^

" r- a. f- p. ?0 Z3 n- L! T
7 f2 b/ I# m+ r2 F1 A9 k5 G) O
) }+ X0 C3 }4 G& d) Q8 g: I同理,高速的IC,晶振等等也尽量远离板边放置,高速IC也需要完整而宽大的参考平面进行电磁耦合,以降低EMI。
) m+ [2 X- S+ R- G% l
+ T/ A! w: Y" H* F* ]9 B
% v- M$ f5 r8 X  Q2 l. }# I而对于板载天线而言,我们则希望尽量多多的向空间中辐射电磁波,所以板载天线的设计与高速传输线的设计原则相反,板载天线需要放置在板边,而且天线区域所处的位置要禁止有铜箔平面,对,所有的层需要设置铜箔禁止区。而且天线要与PCB的地平面拉开距离。
) p+ s- @1 e0 r# s# H4 u6 m, X
) C& j0 X! z* R+ P4 D' S7 I% w2 v. R

& W5 s% b  a: L% @1 L
8 d( d' x' u6 H4 e+ w# k  H同样的理论,针对不同的应用设计有不同的设计原则。
# G' U  D$ g* N9 _
  • TA的每日心情

    2019-11-29 15:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2020-4-30 15:08 | 只看该作者
    PCB电路板边缘最好不要走高速信号线,学习了
  • TA的每日心情
    开心
    2022-6-29 15:11
  • 签到天数: 378 天

    [LV.9]以坛为家II

    3#
    发表于 2020-4-30 21:06 | 只看该作者
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-11-2 04:30 , Processed in 0.140625 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表