找回密码
 注册
关于网站域名变更的通知
查看: 10809|回复: 33
打印 上一主题 下一主题

[HyperLynx] ddr2的数据线波形,高手指点

    [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2010-5-26 14:41 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 cwfang 于 2010-5-26 14:42 编辑
, `$ u' S% `+ R$ @1 K8 O  N) B2 }% G
4 d2 J) P) e6 g( G# R4 A1 @3 ~以下是我仿真出来的ddr2的其中一根数据线的波形,不知道有没有问题,怎么判断?希望高手指点一下。还有hyperlynx中能不能仿总线?

未命名.jpg (170.51 KB, 下载次数: 52)

未命名.jpg

未命名.jpg (170.51 KB, 下载次数: 32)

未命名.jpg

该用户从未签到

推荐
发表于 2013-8-31 18:20 | 只看该作者
jason_pa 发表于 2011-3-29 22:178 u$ k1 D( I8 k" @9 H. H7 U; h6 P
仿真总线,还可以通过在boardsim中将走线按照s参数提取,然后在line-sim中调用s参数即可
& D8 ?: w) v& y+ s/ K7 M4 U比较过,差异较小 ...

1 p' b/ b( G. z) _) i. _大神你分析的听不懂 做培训不我想学

该用户从未签到

推荐
发表于 2014-8-26 16:13 | 只看该作者
我觉得仿总线就是看下串扰吧,就数据线来说楼主的结果很不错了,数据线看电平,时钟线看边沿,数据线的电平时间窗口留的足够了,没有过冲和振铃,就行了啊。

该用户从未签到

推荐
发表于 2013-11-6 13:16 | 只看该作者
DDR 不是集成了,用过DDR 向导,就可以对DDr 的读写时序仿真.

该用户从未签到

2#
发表于 2010-5-26 18:30 | 只看该作者
很不錯阿!; c4 g  w% ~3 O* x4 r8 B) M) P
我估計線長約 2.5 inch

该用户从未签到

3#
 楼主| 发表于 2010-5-27 08:17 | 只看该作者
回复 2# honejing
3 |5 I2 w2 @& K! k. p  _' }# K
0 `( x' \. L' l- b; G9 a
7 J' C* \: |1 r    怎么判断出好坏?还有能不能同时仿真多根数据线?

该用户从未签到

4#
发表于 2010-5-27 18:20 | 只看该作者
怎么判断出好坏?
3 r: C' d; b5 l% P' w; p/ r==> 參考時序的規格看容餘有多少,容餘越多越好。
! z+ r9 ~/ i0 ~- l; S还有能不能同时仿真多根数据线?
: u: O! ?/ v6 `2 `3 U! p! @2 k==> 我說過了,不行。

该用户从未签到

5#
 楼主| 发表于 2010-5-28 08:37 | 只看该作者
怎么判断出好坏?
4 T3 `/ `/ v( V" h  |; C+ ~8 ]2 x==> 參考時序的規格看容餘有多少,容餘越多越好。. h4 S7 s2 f7 p- w/ Y- K9 Y# S; ~! Z
还有能不能同时仿真多根数据线?8 s8 H  g+ [* k) k
== ...) y) W9 H, _$ n/ {% O; x/ }0 A# x
honejing 发表于 2010-5-27 18:20

( G* Z! n) e9 C
9 d# p  m+ L( y$ Z$ d7 x% t- m. A2 @* A; A. R( _
    你的意思就是看建立时间和保持时间余量,但这必须是和时钟在一起比较才能看出来的吧!
  • TA的每日心情
    开心
    2019-11-19 16:37
  • 签到天数: 1 天

    [LV.1]初来乍到

    6#
    发表于 2010-5-31 22:15 | 只看该作者
    你的意思就是看建立时间和保持时间余量,但这必须是和时钟在一起比较才能看出来的吧!' M; b/ q" A1 K2 G3 s+ P: t6 f
    cwfang 发表于 2010-5-28 08:37
    . s- O4 T* R! c0 i& y' v; k
    同问,期待高手回答。

    该用户从未签到

    7#
    发表于 2010-5-31 22:59 | 只看该作者
    數據總線的眼圖,搭配 DQS (此圖未加入) 就可以判斷時序的容餘。. W" X' }1 U$ s3 m* h( a2 ^

    该用户从未签到

    8#
    发表于 2010-6-27 15:45 | 只看该作者
    怎么判断出好坏?( G' {0 a1 x" x, }" `, @& `
    ==> 參考時序的規格看容餘有多少,容餘越多越好。# c3 N1 N' ^# c, g/ @, z
    还有能不能同时仿真多根数据线?
    $ |" {: S8 E/ }$ s1 S* ~6 K== .../ r  _/ O# R/ Z) \
    honejing 发表于 2010-5-27 18:20
    . {6 E! W) R$ y7 k7 k9 I* Q# r

    : X% u; ?1 |. v+ l9 k1 |  W
    # d, m8 \( h( H3 N2 I4 K$ M0 g0 q5 \! fsixplorer支持总线仿真

    该用户从未签到

    9#
     楼主| 发表于 2010-6-27 19:44 | 只看该作者
    回复 8# 袁荣盛
    9 y$ @, k2 E, a
    " y& K. u6 ?! m# ]- T1 C8 L  u4 f/ n6 M# }8 C8 h
        老大,sixplorer是哪个公司的仿真软件?cadence?

    该用户从未签到

    10#
    发表于 2010-7-3 03:21 | 只看该作者
    提取拓扑到linesim,全部复制到一起就能仿真总线了

    该用户从未签到

    11#
     楼主| 发表于 2010-7-3 19:18 | 只看该作者
    回复 10# rx_78gp02a ) b  i0 e! m8 L; `0 V
    ) D8 q' r; i9 }! k- J3 X! h) D: [
    ' I$ l! \2 `9 [: _' P) x7 Y
        哦 其实我是想在boardsim中看

    该用户从未签到

    12#
    发表于 2010-9-3 16:28 | 只看该作者
    对照spec看余量

    该用户从未签到

    13#
    发表于 2010-9-20 15:50 | 只看该作者
    提取拓扑到linesim,全部复制到一起就能仿真总线了) A' @9 ?$ p% r; N+ W8 ?2 W0 g
    rx_78gp02a 发表于 2010-7-3 03:21

    & d  q1 H/ R1 o$ Q- o5 _9 X9 T: e7 f' v7 ?" E' v* t

    % g4 u8 o4 ~, I; G, J) m% s    我也是这样做的。。。

    该用户从未签到

    14#
    发表于 2010-9-20 17:45 | 只看该作者
    频率应该设置为800M
    ( Q+ `$ F; P; s  l# Y: H% [你设置为400M 错了,除非你DDR2只跑400M

    该用户从未签到

    15#
     楼主| 发表于 2010-9-21 08:59 | 只看该作者
    回复 14# wymei1204 5 I8 `# D+ G+ U9 d  w7 R9 o
    3 U. j$ P& M- S2 ?9 s
    # T3 G, p) K4 `$ W9 N& R
        现在ddr2就跑200M的时钟,400M的数据率
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-26 06:14 , Processed in 0.171875 second(s), 29 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表