EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
【教程】以AR8031 为例解读sgmii的PHY芯片(实用版)
0 M, n2 w" S8 w作者:纳兰公子 ) f* H: y! P2 [! J
本文为明德扬原创文章,转载请注明出处! 在之前的文章中我们对sgmii的数据协议进行了解析,那么本篇我们说一下sgmii的PHY芯片的硬件电路,其电路图如下所示。 上面电路图中的电路电源和地我们就不说了。现在结合数据芯片手册来说说AR8031。
5 u) H2 B0 A$ G- K5 d1 T AR8031支持两种模式RGMII模式和SGMII模式,也就是说有两种模式的设计,请参考数据手册的第13页。 ' ^8 p# M- Z$ Q, {" }+ [9 s5 T
一、 Mode模式确定 5 Z9 k2 l- A$ A" B* C
6 Q3 U2 g3 B) y由以上的信息我们可以确定的Sgmii模式是怎么样设计的,如下图所示: 9 p$ v1 V' l' W
: Z' E( F8 q9 J' x7 A+ o+ {6 o" n
Mode设计为0001,连接FPGA的高速Serdes接口SIN/SIP 和 SON/SOP要经过去耦电容,滤除直流。
! o1 H0 X6 x6 _$ I, a6 C7 m二、地址确定
- Z' B$ [ Q1 s/ j; ^3 H通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示:
8 V1 `. u/ ~) |
, z; g4 ]+ N9 o8 s( n& \5 t) Q
PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下:
3 k/ h2 j% m' @- Z+ n: d设计的PHY芯片的地址如下图所示: ' J d# a( a: B1 z& u! W9 Z
, w' W# \$ t8 J7 w三、PHY芯片的寄存器设计 7 R) o1 A8 K& ]( d2 k3 [
如何进行PHY芯片的寄存器的设计,主要是通过mdc和mdio进行设计 4 F6 ?8 j" Z0 M/ I8 E" s) P$ `* c
如果要进行mdc和mdio的程序设计,请参考数据手册的24页,如下图所示:
2 u5 N. p/ y' W# f4 ^下图为mdc和mdio的建立和保持时间: ; c2 y* T1 h3 ^
8 u- d( W! n% I ]2 M) dTable2-6主要是mdc和mdio要进行多少位的设计,如需要源码的话,可访问明德扬官方淘宝搜索。 - Q/ f) M9 `& @# @! c
以上就是对AR8031设置sgmii的主要硬件电路详解,更多相关知识可以在评论中与我进行讨论! 0 Y: N9 h$ N, V7 }" r
: N) {$ |3 ^5 R# [3 ~) t$ i
|