EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
【教程】以AR8031 为例解读sgmii的PHY芯片(实用版) ; g; w% ~! E2 ^- i5 _
作者:纳兰公子
* K: R' A2 W2 x* f* H本文为明德扬原创文章,转载请注明出处! 在之前的文章中我们对sgmii的数据协议进行了解析,那么本篇我们说一下sgmii的PHY芯片的硬件电路,其电路图如下所示。 上面电路图中的电路电源和地我们就不说了。现在结合数据芯片手册来说说AR8031。
7 B' z' i9 I3 d# s: |" L6 f AR8031支持两种模式RGMII模式和SGMII模式,也就是说有两种模式的设计,请参考数据手册的第13页。
5 L0 a6 _2 {& z一、 Mode模式确定 ' [1 C7 _8 ]2 n: Y4 t3 e
0 Z- J7 a! e4 r! e9 W4 j; O7 m
由以上的信息我们可以确定的Sgmii模式是怎么样设计的,如下图所示:
8 Q; ]: U) ?+ l3 d+ Q/ j8 w4 C" M7 v
Mode设计为0001,连接FPGA的高速Serdes接口SIN/SIP 和 SON/SOP要经过去耦电容,滤除直流。 0 s9 q8 d, N0 O/ h7 F i8 o- C: {
二、地址确定
5 C/ h7 U$ O" F通常以太网PHY芯片都是可以进行寄存器设计的,那么在设计的过程中PHY芯片是有地址的,我们看一下PHY的地址的设计,先看一下数据手册,如下图所示:
" B+ @/ O1 E8 U' y; Z" I6 ]
6 b/ u: ^+ w2 e$ r* z4 z% k
PHY芯片的地址的高两位是00,然后是RXD0, RXD1 ,LED_ACT是由用户自行定义的,在这里我们可以设计如下:
% T. M" j# M A$ v! K' t4 B& U3 L* s设计的PHY芯片的地址如下图所示:
! G8 r) S, |- Q- ^. u9 ~" N
% d3 b# h# W6 R; W+ s0 C2 A1 m4 C三、PHY芯片的寄存器设计 & r1 e q! @3 x* d7 `3 V2 a
如何进行PHY芯片的寄存器的设计,主要是通过mdc和mdio进行设计 6 i( V5 Q' |$ u9 t% i
如果要进行mdc和mdio的程序设计,请参考数据手册的24页,如下图所示:
6 N# M- A0 H3 U" U7 D9 n I% v+ X6 }下图为mdc和mdio的建立和保持时间:
3 {$ ?! O$ `5 r3 A( m5 z' e3 K
T" I8 h/ q- K3 C; G" x* cTable2-6主要是mdc和mdio要进行多少位的设计,如需要源码的话,可访问明德扬官方淘宝搜索。
6 {" J, G. F) G2 g. o s以上就是对AR8031设置sgmii的主要硬件电路详解,更多相关知识可以在评论中与我进行讨论!
0 f4 B. {& Y" ?1 R0 C$ d, v* T/ r, k( E; b d& J
|