找回密码
 注册
关于网站域名变更的通知
查看: 375|回复: 1
打印 上一主题 下一主题

简述RKnanoC处理器相关参数

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-11-25 16:04 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
! B' v' M- t, _. x6 ~7 x  i; K
System Operation
% A3 @4 j5 c: T# h5 g0 n. \* o" p8 _9 f8 C$ {8 B6 A8 L9 s
ARM处理器
8 @. F) k4 ]% L) E9 f9 ?8 O% D4 @; o* Z; \; I# J
ABLITE总线连接( h1 p& a* g, C! D  X% N; B6 k" H

5 I  ~# n' ]+ x可选择引导方法
" D+ F) \% H) h: ]( U5 k
, n& B% s- {9 m4 ~5 t( T; c  -从嵌入式ROM启动(默认)% n8 P9 P4 q0 K# m# |& S

8 p" \$ T' W9 O  l2 T  -从eMMC闪存启动
5 l, g7 N3 Z0 _, |( m
5 Z9 o- o" k9 a4 W; v% P  -从SPI或闪存引导
4 w1 U# H/ ~" K7 i/ ^% F4 T
1 \( l, Q4 _! W! |" `' p0 {, t" n0 W8 Z! V0 P: @8 f! \
Memory Organization% K0 h6 O. X4 `' N& z" t: s( S  P% d
# t) i+ e0 l' Z2 E% e, B9 ~
内部224 KB SRAM用于IRAM和DRAM
8 _/ y' A5 N  G' B9 a! G7 y4 V" _* Z0 w; v' ^
用于解码器和系统代码的嵌入式64 KB ROM
- c, C; S) C, I* j
0 k( @& ?3 _6 B1 Q
. K/ V* E. B5 e; b: S( HProcessor
; \) g# c* Z9 [: h: c6 p6 t/ U8 }) C
ARM皮质M3低功率芯
6 j, @$ ]  |) |1 P4 }- @# d$ y' |7 V5 V$ M  g/ N- @5 H* g
  -拇指指令集子集" e7 U5 [, I0 v5 c# Y

0 H: k; p' s7 W2 O: L1 Z4 b% Z  -银行堆栈指针(SP)' A1 R. F1 i1 M9 s$ ]* u2 s

4 n+ b- t+ z1 G4 L" m! f3 A; y  -硬件分片指令,SDIV和UDIV(拇指32位指令)& H2 e% U* q! R+ G% `& q
" t6 \& d: R3 w+ {  n- T, h
  -处理程序和线程模式
. t5 [7 n. f8 v) B/ n6 i) O$ [+ S/ y) K1 h$ A2 I' M1 I
  -拇指和调试状态( \5 T4 J& j9 G/ u* f
4 k2 m( H- ?7 ~/ ?1 x
  -可中断性-持续的LDM/STM,低中断延迟的PUSH/POP& [; M* ?! [3 j2 {  b$ h
$ n2 d/ h4 S( c
  -低延迟中断服务例程(ISR)的自动处理器状态保存与恢复
+ _+ y4 t9 W: U
. L& W, h( ^* b' s( E6 ^嵌套矢量中断控制器
+ c& J3 @2 }" J/ I9 H
+ v  j8 X; |* J+ Y  -26次外部中断+ h% u: @# {$ g( c

2 \+ ?: H5 ]) \8 C- i. ~2 k  -32级中断优先级
& r3 S. j! Y6 T& Z
8 W3 `: D' |; q9 p/ ~ $ j: @+ T- e) ?0 p$ ?  P7 e

7 @& u. t3 ?& kClock & Power Management
) k9 d1 x: a, t' e5 \9 [% `1 j; i9 w# t' x5 L4 ^( ^( Y  M# L
单片锁相环,系统主时钟可以是锁相环时钟,也可以是occ输入时钟。
2 f) x2 |6 d. e9 G% L* j, ?% E, e2 {! E" A9 r1 A6 A& y3 n" w
支持不同的主时钟和内部AHB总线时钟比:1:1, 1:2, 1:3, 1:4, up to 1:8 modes; n2 c) A9 L4 C# y! I0 i" E7 D

, L5 Z( [8 B8 k+ ]支持不同的AHB总线时钟和ARM系统时钟比率: 1:2, 1:3, 1:4, up to 1:8 modes; _) j2 I3 V8 N; V2 R7 F' {

9 h; j7 n$ V6 n$ y+ u6 o; l' p支持不同的AHB总线时钟和ARM APB总线时钟比: 1:1, 1:2, 1:3 and 1:4 mode/ ^* E# X3 U: z9 \

- P$ s  ^1 B) U, n% xARM核的100 MHz最大频率
0 P/ L- `0 X$ x
3 u) |# a( x  o! o0 H! F" l  y
2 L" C7 O% {/ [( E/ X# _2 QHardware Accelerator for MP3 decode
, q( K& c4 K3 \) h  g9 T1 |8 o7 y# o# E
MP3 imdct 36计算模块
* j/ j( X3 B) z! s: }
; K8 ~4 s+ ?0 x% Z. tMP3子带合成模块
( ~4 e* V- q3 v9 F( x4 B; m# |4 s& s% V& a
% E1 C' b$ y! Z0 ^  L' _3 S
Memory InteRFace/ |$ W- ~+ L# k7 @9 m$ q0 |' h

% B9 |  g6 ]7 Z' `: l/ c外部存储器控制器1 t1 \+ u1 {. {7 {
: |8 _, V4 c. b  Z" a# j
  -支持4芯片选择NAND闪存6 y" r0 [7 a8 K1 ~* ~% x/ ]
( x% n7 E/ H& @# ~
  -支持24/40/60位ECC纠错
% t! M- w' a' F' r7 a% |
+ M' N9 W: r4 ~: W  A. y" P  -支持8位数据宽度到外部NAND# U, ?. t( y# P- z2 u

" @3 f( ^5 k  B8 _SD/MMC控制器0 O; M) f6 W0 @* i5 N" Y. T

" H, u$ v4 _3 }6 W  -SD/MMC SPI模式/1位模式/4位模式
& f5 V6 r0 G* k! t4 [3 O3 U, s
8 a2 \1 e$ k# N/ [! m  -支持多媒体卡规范4.41版
0 s' W- Z2 e" t4 W+ F! |- x" M# q0 Y/ a' @, ^/ K- T3 M
  -支持SD存储卡规范3.0版6 H* a& u7 B! T
2 F, W! _( z3 a# v" j# U8 d' E
  -支持安全数字I/O(SDIO Version3.0)2 C; @& ?2 f/ h
+ Q) y% E: d9 K% q: r* M. I" I
  -卡时钟速率达到pclk,在scu块中用8位预刻度寄存器重新调整sd/mmc时钟(Pclk)。
# H/ l, {6 ^1 V3 L0 L
/ `  q& @# q& ?$ N& w( F
3 \/ C  W' M, P1 k( B9 z$ i8 KVIDEO interface" l6 Y" g3 c! l
, i0 ^$ q0 o4 y2 _
液晶控制器& r$ a+ Y! v! X
; i1 p; W( B* h7 y- j6 W) |) a$ Y. B8 O
  -兼容单片机液晶面板
: s" }# G9 s; k% j2 d" A$ C; v( T0 \5 N- g3 N
  -最多8条lcd数据输出总线
$ ^: D9 L9 {+ j4 v) }  w8 A- Y4 u8 H7 u9 Y; |1 p4 @

1 g. a, J$ R  ?DMA Controller1 x1 \( q8 _+ Z' d

9 d. S1 Y8 b8 W9 O芯片中的DMA控制器9 F3 k+ v. q7 X0 C* B' y1 `' h
) r& D& K, r) D& U2 ?2 P
  -支持3个DMA通道,7个外部请求; {, X  o+ I; @/ r" \4 o1 ]& l
/ S$ H9 @7 \* u0 T+ o: @- g  e
  -支持增量和固定寻址模式% I% a: A/ k8 l+ d; L

; G/ g& I% y' w" d' q/ B  s  -支持硬件和软件触发DMA传输模式
$ Q+ |" F, h) C5 H
  B0 Y3 o$ z. ~/ @  y  -支持错误中断,传输-完全中断
, i( A8 N- C8 Z( ?' P7 H6 T4 l$ A  b+ E$ k
  -当传输数据与源突发不一致时,最后的数据将以单次突发方式传输。
/ T8 K" A: L/ Y. C2 w: s$ k0 v6 ?- z, n
  -支持可配置信道优先级
1 b: X! I. J- h& m5 o* h$ `" b5 x% P: E  u& Q
* @# k1 x) i' l3 L( q# ]! b+ C  X
USB interface
9 d. {; h* a: ~; \+ V
: h1 k1 j4 W2 UUSB2.0OTG控制器与PHY7 A/ J: n/ b# c! C8 v: e2 a, k
  s/ O3 v, w. z+ |3 A1 c+ P6 q
在高速和全速模式下运行。3 a  |5 c" G) C$ z1 Q% Y+ ]
5 P8 U0 ^" }" y9 @, ^
支持会话请求协议(SRP)和主机协商协议(HNP)
3 H& o0 e, ^( B& g/ X8 e7 Y8 x4 Q
支持6个端点,一个控制端点,两个输入/输出端点,一个IN端点' c. |6 d" e, ^# V/ z, M

) t3 s6 w9 e; y2 N支持主机模式下的4个通道,支持大容量传输4 }* T* j" W9 X  v- d8 d
* }7 D: y+ H$ _0 w, c8 E
$ D9 A# `% n+ @: m! Y0 E5 O5 g
Low speed Peripheral interface6 ^' Y5 ^. k/ X4 O1 D
' T; b3 l* ?7 d/ s$ B3 n
I2C控制器
4 _# v2 _2 t' ?  [( ~
' k$ h. Z) A# L: [- h  x5 A; ]  -支持I2C总线的主从模式+ b2 d+ r& ?3 r$ ~% K- B

+ a: S. `. _7 F& z/ Q- D2 s6 N  -软件可编程时钟频率和传输速率在标准模式下高达100 Kbit/s,在快速模式下高达400 Kbit/s( w3 Y( s; S4 Z* @5 s9 |
9 o* A- g# q7 Q2 W, R) k: Q+ @- D
  -支持7位和10位寻址模式。
, a  D7 o9 o) {
, `# S5 k& r" Q3 D8 F6 b% X  N2 lI2S
: a% S( o( \% Q5 D# p6 i7 a- s% L( y( O% R" f  r4 r
支持单声道/立体声音频文件
' ]" Z/ i# u6 l7 S* d" j, t) M8 c+ x, d. n. g/ M- {
支持音频分辨率:8,16位
: F1 D' o* V) D! y4 I: [
9 W/ o* T7 M# O  u& k" o' `; \支持8 KHz到48 kHz的音频采样率6 _4 n& i- A5 z; ]

; u" n& j* Z: P7 n! z  V支持i2S左对齐和右对齐的数字串行数据格式
- }: j0 J. l3 B! U4 ~5 T& T2 U3 U: T7 B1 Z
PWM
* T4 O% S6 \" Q; x$ x0 y4 O
, d6 _0 G: c5 w* N; i. O, ~3通道内置16位定时器/ C. g# ?# p9 ^$ a7 e

$ k, J) H' ~* P# Y2 W0~100%占空比PWM信号产生# {$ O2 u3 }5 l; u; o
3 W6 u0 o6 _5 \) r4 l$ u6 v3 U- ?
在scu块中使用8位预比例尺寄存器重新调整计数时钟(PCLK); {" [- d8 K! n7 T
$ H# e  c) j0 |5 v" g; e# b) T! e
SPI master
  Y. o# y% {$ q; u: J
9 G2 b5 d) ?4 R+ e串行-主操作-启用与串行-从外围设备的串行通信4 ~; y  m5 ]8 C# I+ r$ l, ]* l

8 Q, |0 x. a2 X; JDMA控制器接口-使用握手接口实现DMA控制器的接口,用于传输请求
* c! }4 [' X# u
. T+ B' ^- t' G支持中断接口,独立屏蔽中断控制器
! b& E3 _+ U) N
6 _- n) U: r5 a! g" I+ |. z一条硬件从选择线
& [: r% [) e, e& G1 w
% _. `6 r: _# |8 r% B6 P6 s: P  }数据传输串行比特率的动态控制% h# [8 n9 O5 \" u* _- W
8 X1 n2 G* R9 H5 p
GPIO
9 J* h/ b5 p8 R* [# T, j9 R* r
" @( w- X2 Y1 I+ u- e5 F支持28个单独可编程的输入/输出引脚
& Q, @4 o4 B# l$ M- L* ^+ o" e/ |' N% Z& b% g5 D6 b  ^
具有外部中断能力的28个GPO. o, _+ r& ^  P1 C4 r2 p4 C( d
  ]4 v( }* _' c, m* g9 Y
Timer
3 H9 x" u  [( R! G5 X0 Z* W! K8 }7 x: l* q1 P0 ^7 R3 ~' `0 q7 B
内置24位定时器模块
# V  J9 A; b# @" J; ]7 a% M) X* ~3 n% F8 Y! i. I
支持两种操作模( c  `: O$ z+ k

" I: _, Z, U* BUart& J2 g6 _+ U+ b; b; F- c
8 |/ Y: N: B- [. o9 i
Amba apb接口-允许轻松集成到amba 2实现的可综合组件中。) ]& R% l( b' Q8 f0 y" K. Z

% i, ]) k( e$ j; XDMA控制器接口-使用握手接口在AMBA总线上启用DMA控制器的接口,用于传输请求
9 K; h5 U8 _( t, O
9 s3 \& [* ?3 v. b9 O支持中断接口以中断控制器
  W" e' I9 m$ |) t2 e# S3 N* k8 t/ k2 J/ C$ \' W
. s6 @! c7 s! z* l" l0 U
Analog IP interface: [0 k& }  |5 g

  o  J, w/ C& i7 a% E  ~) U AUDIO-DAC& W0 G1 o" d) M
9 B# c6 b4 s, A  f0 n* J
   -带耳机放大器的24位音频DAC5 W8 ]; M& p) b3 y. m
0 q+ k6 O1 @) _- i
   -超低静电
$ i7 A3 I- u. D7 m5 V
; z- k1 H; J3 x1 p   -无POP噪声
' k: G% @& ?, G4 `7 m" r; I6 I5 W  X6 |+ E9 F
  -高效率G级耳机放大器
; _: a( ^. z8 a' F% q* A/ U- D. L4 q9 {$ L6 i& l: [3 @
   -异步采用不同采样率: t0 T. X0 P# C+ s0 @2 k
! a! Z2 O  I+ y$ z) k
MIC amplifier# f- Z$ Y. M: R; G  b* q9 Z

& F9 X! G3 I( L, }$ r% K20 dB低噪声升压放大器* [& l; C6 N; u) s# l' v4 X8 F

; n2 F( m% q2 H6 k3 X  r/ ?$ E6 c) j用于MIC输入的低噪声程控放大器
* M- I4 k) _8 E+ q+ ?
1 _  r5 e! ^4 XADC Converter0 R7 J) s" f- p% S: z" k
5 E6 M; ^# J7 y! o' i1 t
4通道单端10位1 msps逐次逼近寄存器模拟数字转换器
3 k$ \( u2 g, g2 Z& h! z/ v$ Q; {. x9 N# {1 Q$ B
DCDC
+ V6 J3 C+ f2 V' G8 d# T0 z+ V. g& ~& ]' v$ ~6 E+ i
1.2V默认输出电压设置6 O# E. n) _: S2 a. F6 c  j  Q

/ ]. o6 z+ o4 C" g" T% y电流模式内补偿控制
2 h6 q' }: Y' R% q& B  _. U) S, a& O- k
100 mA峰值输出电流
# F3 C, S1 v. a- o& X: q% H; r: _. f% ^# J( h2 s
强制PWM操作% C2 t0 \, q8 m* c

- z" C6 y. }& |/ A可调输出电压: g3 |4 Q! F/ N) E
4 }1 U; q3 @8 K1 i8 M, x2 g& O+ }" f
1.2MHz工作频率' _  e) {* ]$ d3 w+ D, n; d
  `' W0 `) F4 H+ Y
集成cout放电开关  Z3 I( G. t6 C/ Q
8 t2 @! R( \( G) p9 w
本文节选自RKnanoC datasheet资料 .
$ }8 O4 A$ |. x& A
- [. l+ Z  l6 X5 ~5 ]3 j
7 w0 c; h* j$ A
2 b& F7 N" P0 H6 ]9 d! ^
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-24 22:02 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表