|  | 
 
| 
做了一个混频锁相的锁相环,DDS出19.968MHz作为PLL的参考时钟,VCO出5.000032GHz,本振为5.02GHz,混出中频19.968MHz反馈给锁相环,输出信号5.000032GHz两侧相着32K的地方有两个杂散,分别为5GHz和5.000064GHz,测试VCO的调整端时有32K的信号,我怀疑输出信号的杂散是它造成的,但不知道32K信号怎么进环路滤波里的,怎么能把它去掉,请各位大侠帮帮忙。环路带宽为200K,改成5K左右时,输出信号的杂散会消失,因为环路把32K的信号滤掉了,但我的PLL锁定时间是小于100us,所以不能把环路带宽改得很窄的,请各位大侠给想想办法。非常感谢!
x
EDA365欢迎您登录!您需要 登录 才可以下载或查看,没有帐号?注册  6 @2 [; j) P) U# C+ V' w
 4 h& I/ u3 M$ a% t" q" ?当DDS出19.996MHz时,输出信号是5.000004GHz,有两个杂散是5GHz和5.000008GHz,在VCO的调整端有8K左右的信号。9 \0 L6 ?1 B- E  O2 G1 K5 f" J/ A
 
 4 \5 I- S5 \* `! K0 A
 | 
 |