TA的每日心情 | 开心 2019-11-20 15:00 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 Ferrya 于 2019-9-27 14:22 编辑
% _, C3 k( }: a% p
8 d2 W2 ]# Q5 r# z( a; G! |, O, ]8 G9 B) k) \+ Z5 }; i
1 v. u% Z: r* |7 \* G& V2 r- }, p5 l. g
现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。
) q, V; U( i( \# {; S8 Z2 ?, T) Y; G9 {4 n+ v3 L* b9 S$ Q
首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。* J2 m0 X' I( f3 n! [9 I
, \% v3 I6 [- Q, U& s- k4 F" s9 R
其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。
; H( W: c7 @1 \. ^0 K6 Q" @ C! Q* {
! k. u6 J! X6 a$ L最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。
6 X0 {; R1 [: b6 B9 I1 \$ Y' T& r2 O# c6 O2 H& [ t* | v" a
' X" ?2 t; U) @ Q8 y- C$ {" K
|
|