找回密码
 注册
关于网站域名变更的通知
查看: 335|回复: 3
打印 上一主题 下一主题

FPGA的数字信号处理 算法研究与高效实现

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:00
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2019-9-25 09:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    本帖最后由 Ferrya 于 2019-9-27 14:22 编辑
    % _, C3 k( }: a% p
    8 d2 W2 ]# Q5 r# z( a; G! |, O
    FPGA的数字信号处理 算法研究与高效实现
    , ]8 G9 B) k) \+ Z5 }; i

    1 v. u% Z: r* |7 \* G& V2 r- }, p5 l. g
    现代数字信号处理对实时性提出了很高的要求,当最快的数字信号处理器(DSP)仍无法达到速度要求时,唯一的选择是增加处理器的数目,或采用客户定制的门阵列产品。随着可编程逻辑器件技术的发展,具有强大并行处理能力的现场可编程门阵列(FPGA)在成本、性能、体积等方面都显示出了优势。本文以此为背景,研究了基于FPGA的快速傅立叶变换、数字滤波、相关运算等数字信号处理算法的高效实现。
    ) q, V; U( i( \# {; S8 Z2 ?, T) Y; G9 {4 n+ v3 L* b9 S$ Q
    首先,针对图像声纳实时性的要求和FPGA片内资源的限制,设计了级联和并行递归两种结构的FFT处理器。文中详细讨论了利用流水线技术和并行处理技术提高FFT处理器运算速度的方法,并针对蝶形运算的特点提出了一些优化和改进措施。* J2 m0 X' I( f3 n! [9 I
    , \% v3 I6 [- Q, U& s- k4 F" s9 R
    其次,分析了具有相同结构的数字滤波和相关运算的特点,采用了有乘法器和无乘法器两种结构实现乘累加(MAC)运算。无乘法器结构采用分布式算法(DA),将乘法运算转化为FPGA易于实现的查表和移位累加操作,显著提高了运算效率。此外,还对相关运算的时域多MAC方法及频域FFT方法进行了研究。
    ; H( W: c7 @1 \. ^0 K6 Q" @  C! Q* {
    ! k. u6 J! X6 a$ L最后,完成了图像声纳预处理模块。在一片EP2S60上实现了对160路信号的接收、滤波、正交变换以及发送等处理。实验表明,本论文所有算法均达到了设计要求。
    6 X0 {; R1 [: b6 B9 I1 \$ Y' T& r2 O# c6 O2 H& [  t* |  v" a
    游客,如果您要查看本帖隐藏内容请回复
    ' X" ?2 t; U) @  Q8 y- C$ {" K

    该用户从未签到

    2#
    发表于 2019-9-25 18:38 | 只看该作者
    基于FPGA的数字信号处理 算法研究与高效实现。

    该用户从未签到

    3#
    发表于 2019-9-26 09:52 | 只看该作者
    刚好自己是做dsp的,过来看看,学习学习, z: }; g( z% Q5 g1 k% J' w! ?+ G

    该用户从未签到

    4#
    发表于 2021-11-13 15:38 | 只看该作者
    FPGA的数字信号处理 算法研究与高效实现
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-8 08:59 , Processed in 0.140625 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表