找回密码
 注册
关于网站域名变更的通知
查看: 287|回复: 2
打印 上一主题 下一主题

RS-CC的级联编码设计及其嵌入式FPGA实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-20 09:54 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
RS-CC的级联编码设计及其嵌入式FPGA实现
0 a4 C1 g% G1 e# W  ~
1 f( q$ @2 N& e6 ?: d6 J
分析了802.16e无线通信系统,针对设计过程中经常出现的数据信息不同步问题,提出了一种基于RS(64,48,8)+cc(2,1,7)交织的级联编码设计方案。该方案利用功能模块化的设计理念,达到了在不增加译码复杂度的情况下实现有效而可靠的通信.通过将各级编解码模块化,利用FPGA技术实现了整个级联纠错编译码系统.实验结果表明,模块化的FPGA嵌入式设计不仅提高了系统的稳定性,还大大缩短了开发周期。
  Q& T5 |+ y* S- E" S7 ?
游客,如果您要查看本帖隐藏内容请回复

该用户从未签到

3#
发表于 2022-8-15 16:00 | 只看该作者
RS-CC的级联编码设计及其嵌入式FPGA实现
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-22 08:17 , Processed in 0.109375 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表