找回密码
 注册
关于网站域名变更的通知
查看: 158|回复: 1
打印 上一主题 下一主题

基于FPGA的RS码编码器的设计与实现

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-9-3 07:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
基于FPGA的RS码编码器的设计与实现6 X" \+ |) [3 Z5 M9 B
" t' X* l' w0 s/ r, h. n4 z5 k
$ W: ~3 m& D; D* N+ t5 f
本文介绍了RS(255,239)编码的基本原理以及有限域上的乘、加法器的设计方法。在此基础上,编写了VHDL代码并搭建了验证平台,使用QUARTusⅡ验证了功能和时序的正确性,给出电路仿真综合结果,并进行了FPGA下载实现。
$ U5 l$ ]5 L5 {+ I% N# C/ g* O
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-13 01:18 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表