找回密码
 注册
关于网站域名变更的通知
12
返回列表 发新帖
楼主: paprill
打印 上一主题 下一主题

高压灯传导测试不过怎么办?

[复制链接]
  • TA的每日心情
    开心
    2019-11-20 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    16#
    发表于 2019-8-29 17:11 | 只看该作者
    先确认一下施共模干扰还是差模干扰。然后在分析。 从原理图上看没有地线,加上有大感量的共模电感,估计公模干扰比较小。主要为差模干扰。差模干扰来源有两个,一是线路上传导过来的干扰很大,二是通过近场耦合过来的。解决对策:增加X电容,在变压器外做屏蔽圈。

    该用户从未签到

    17#
     楼主| 发表于 2019-8-29 17:12 | 只看该作者
    您说的这些对策都做过,没改善。

    该用户从未签到

    18#
    发表于 2019-8-29 17:12 | 只看该作者
    楼主你好,0.22+28+0.22的滤波电路个人认为是否有点不合适呢?1M之前主要是差模的干扰,可以试着把两个X电容的容量调到不一样的容量或者去掉其中的一个,可能会帮到你。

    该用户从未签到

    20#
    发表于 2021-8-30 10:04 | 只看该作者
    1)从减少辐射骚扰的角度出发,应该尽量选用多层板,内层分别作电源层、地线层,用以降低供电线路阻抗,抑制公共阻抗噪声,对信号线形成均匀的接地面,加大信号线和接地面的分布电容,抑制其向空间辐射的能力。
    7 e+ _# a( m$ W# F4 K2 _2)电源线、地线、印刷板走线对高频信号应保持低阻抗。在频率很高的情况下,电源线、地线或印制板走线都会成为接收与发射骚扰的小天线。降低这种骚扰的方法除了加滤波电容外,更值得重视的是减小电源线、地线及其他印制板走线本身的高频阻抗。因此,各种抑制板走线要短而粗,线条要均匀。) }* r) v1 z* ~9 M
    3)电源线、地线及印制导线在印制板上的排列要恰当,尽量做到短而直,以减小信号线与回线之间所形成的环路面积。
    9 m0 w6 O) K/ v3 h1 a- Q4)电路元件和信号通路的布局必须最大限度地减少无用信号的相互耦合。
    7 K- H6 s) c, E" J. A" {在PCB的不同的设计阶段所关注的问题点不同。; J8 {3 n5 T/ [% H
    比如在元器件布局阶段要注意:
    5 K4 B, |0 V" _& \$ X; |9 L1)接口信号的滤波、防护和隔离等器件是否靠近接口连接器放置,先防护后滤波;电源模块、滤波器、电源防护器件是否靠近电源的入口放置,尽可能保证电源的输入线最短,电源的输入输出分开,走线互不交叉;
    " r' o8 u- h! ?8 E2)晶体、晶振、继电器、开关电源等强辐射器件或敏感器件是否远离单板拉手条、连接器;; Z- ^+ a7 E: O+ r! T" y, x) G
    3)滤波电容是否靠近IC的电源管脚放置,位置和数量适当;& X" Z: M! u* {) e' W8 |( z! r
    4)时钟电路是否靠近负载,且负载均衡放置;6 Z' f7 O" G+ k% D
    5)接口滤波器件的输入和输出是否未跨分割区;除光耦、磁珠、隔离变压器、A/D、D/A等器件外,其它器件是否未分割区;
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-25 22:40 , Processed in 0.125000 second(s), 20 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表