找回密码
 注册
关于网站域名变更的通知
查看: 6909|回复: 63
打印 上一主题 下一主题

《FPGA最小系统分析与电路设计》

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-28 10:00 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 mytomorrow 于 2019-8-29 16:29 编辑
! z8 J+ ^1 a9 Z$ a6 f* b4 @; ?8 }2 @, @
FPGA最小系统分析与电路设计》
部分节选自《FPGA应用开发入门与典型.pdf 》
FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源。
如果使用NIOS II软嵌入式处理器还要包括SDRAM和Flash。
(1)配置管脚
MSEL[1..0]:用于选择配置模式,FPGA有多种配置模式,如主动、被动、
快速、正常、串行、并行等,以此管脚进行选择;
DATA0:FPGA串行数据输入,连接置配置芯片的串行数据输出管脚;
DCLK:FPGA串行时钟输出,为配置器件提供串行时钟;
& w% e2 L- Y% F1 s
游客,如果您要查看本帖隐藏内容请回复
: O: [6 h& o) V1 ]# R
6 o8 p- ]) i# B6 F% _( f# X

该用户从未签到

推荐
发表于 2022-10-19 08:59 | 只看该作者
FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源
$ E& ^- B7 E- \# N" J9 u3 y+ \
- [) I( }, s+ V: `3 W0 n

该用户从未签到

推荐
发表于 2021-6-18 16:26 | 只看该作者
FPGA最小系统包括:FPGA芯片、下载电路、外部时钟、复位电路和电源4 }0 k; m# }- o2 [" Y

该用户从未签到

推荐
发表于 2019-12-12 10:30 | 只看该作者
新手,不知道怎么样才能下载这些文件来看看········
% V7 ]) T& D( T8 Q

该用户从未签到

9#
发表于 2019-8-31 13:51 | 只看该作者
初学者来看看

该用户从未签到

10#
发表于 2019-9-2 07:54 | 只看该作者

该用户从未签到

14#
发表于 2019-9-6 09:07 | 只看该作者
2222222222222222

该用户从未签到

16#
发表于 2019-9-13 07:24 来自手机 | 只看该作者
看看 学习一下
  • TA的每日心情
    开心
    2025-7-15 15:00
  • 签到天数: 645 天

    [LV.9]以坛为家II

    17#
    发表于 2019-9-13 22:55 | 只看该作者
    let us have a look.
  • TA的每日心情
    开心
    2020-1-17 15:01
  • 签到天数: 38 天

    [LV.5]常住居民I

    18#
    发表于 2019-12-10 16:48 | 只看该作者
    学习很重要啊。。。。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 14:49 , Processed in 0.140625 second(s), 28 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表