找回密码
 注册
关于网站域名变更的通知
查看: 187|回复: 1
打印 上一主题 下一主题

关于Qutartus II器件兼容设计方法

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-8-27 09:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
关于Qutartus II器件兼容设计方法
2 h7 t( ]8 E! J9 z- d& X! t& {9 h
8 u8 v3 j# b) K" j: Z$ F

' Z# o4 A* o9 s) g9 P2 E7 X0 X+ g1 i工程师在设计时,为了以后单板的升级需求,往往会选择封装管脚一样的但逻辑容量不 一样的 PLD 器件进行兼容设计,方便以后增加或删减逻辑容量而不需要重做 PCB。ALTEra 公司每一个系列的 cpldFPGA 不同容量的诸多器件都可以做兼容设计,但是并不是很 简单替换就可以,我们需要考虑一些不同管脚的接法。以前的做法是,我们需要把器件的管 脚放在一起,逐个进行比对,发现不同记录下来,非常的费时和不方便,更担心会出错。现 在我们有了更新的方法来处理兼容设计,下面这篇文章详细讲述了垂直移植(兼容设计)的 新方法。
$ Z6 \2 R3 U* _! o6 w: D
游客,如果您要查看本帖隐藏内容请回复
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-12 21:02 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表